欢迎访问ic37.com |
会员登录 免费注册
发布采购

SI5367C-B-GQ 参数 Datasheet PDF下载

SI5367C-B-GQ图片预览
型号: SI5367C-B-GQ
PDF下载: 下载PDF文件 查看货源
内容描述: レP-可编程精密时钟乘法器 [レP-PROGRAMMABLE PRECISION CLOCK MULTIPLIER]
分类和应用: ATM集成电路SONET集成电路SDH集成电路电信集成电路电信电路异步传输模式时钟
文件页数/大小: 18 页 / 253 K
品牌: SILABS [ SILICON LABORATORIES ]
 浏览型号SI5367C-B-GQ的Datasheet PDF文件第7页浏览型号SI5367C-B-GQ的Datasheet PDF文件第8页浏览型号SI5367C-B-GQ的Datasheet PDF文件第9页浏览型号SI5367C-B-GQ的Datasheet PDF文件第10页浏览型号SI5367C-B-GQ的Datasheet PDF文件第12页浏览型号SI5367C-B-GQ的Datasheet PDF文件第13页浏览型号SI5367C-B-GQ的Datasheet PDF文件第14页浏览型号SI5367C-B-GQ的Datasheet PDF文件第15页  
Si5367
表3. Si5367引脚说明(续)
针#
71
引脚名称
SDI
I / O
I
信号电平
LVCMOS
描述
串行数据。
在SPI微处理器控制模式( CMODE = 1),这
引脚用作串行数据输入。
在我
2
Ç微处理器控制模式( CMODE = 0),这
销被忽略。
该引脚具有弱上拉了下来。
时钟输出3 。
差分时钟输出。输出信号格式选择
by
SFOUT3_REG
寄存器位。输出为差分对
LVPECL , LVDS和CML兼容模式。对于CMOS
格式,两个输出引脚驱动相同的单端
时钟输出。
时钟输出1 。
差分时钟输出。输出信号格式选择
by
SFOUT1_REG
寄存器位。输出为差分对
LVPECL , LVDS和CML兼容模式。对于CMOS
格式,两个输出引脚驱动相同的单端
时钟输出。
时钟输出5 。
差分时钟输出。输出信号格式选择
by
SFOUT5_REG
寄存器位。输出为差分对
LVPECL , LVDS和CML兼容模式。对于CMOS
格式,两个输出引脚驱动相同的单端
时钟输出。
控制模式。
我选择
2
C或SPI控制模式的装置。
0 = I
2
空调控制模式。
1 = SPI控制模式。
时钟输出2 。
差分时钟输出。输出信号格式选择
by
SFOUT2_REG
寄存器位。输出为差分对
LVPECL , LVDS和CML兼容模式。对于CMOS
格式,两个输出引脚驱动相同的单端
时钟输出。
时钟输出4 。
差分时钟输出。输出信号格式选择
by
SFOUT4_REG
寄存器位。输出为差分对
LVPECL , LVDS和CML兼容模式。对于CMOS
格式,两个输出引脚驱动相同的单端
时钟输出。
地垫。
接地垫必须提供一个低的热和电气
校准阻抗到地平面。
77
78
CKOUT3+
CKOUT3–
O
82
83
CKOUT1–
CKOUT1+
O
87
88
CKOUT5–
CKOUT5+
O
90
CMODE
I
3-Level
92
93
CKOUT2+
CKOUT2–
O
97
98
CKOUT4–
CKOUT4+
O
GND焊盘
GND焊盘
GND
供应
注意:
内部寄存器名称由斜体加下划线表示,如
INT_PIN 。
见Si5368寄存器映射。
初步修订版0.3
11