欢迎访问ic37.com |
会员登录 免费注册
发布采购

CXD3011R-1 参数 Datasheet PDF下载

CXD3011R-1图片预览
型号: CXD3011R-1
PDF下载: 下载PDF文件 查看货源
内容描述: CD数字信号处理器,内置数字伺服和DAC [CD Digital Signal Processor with Built-in Digital Servo and DAC]
分类和应用: 消费电路商用集成电路数字信号处理器
文件页数/大小: 160 页 / 1500 K
品牌: SONY [ SONY CORPORATION ]
 浏览型号CXD3011R-1的Datasheet PDF文件第4页浏览型号CXD3011R-1的Datasheet PDF文件第5页浏览型号CXD3011R-1的Datasheet PDF文件第6页浏览型号CXD3011R-1的Datasheet PDF文件第7页浏览型号CXD3011R-1的Datasheet PDF文件第9页浏览型号CXD3011R-1的Datasheet PDF文件第10页浏览型号CXD3011R-1的Datasheet PDF文件第11页浏览型号CXD3011R-1的Datasheet PDF文件第12页  
CXD3011R-1
119
120
121
122
123
124
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
符号
I / O
描述
政府飞行服务队进行采样, 460Hz ;当GFS为高时,该引脚输出一个高电平信号。
如果GFS是低八连冠的样品,该引脚输出低电平。输入时
LKIN =高。 (见$ 3E )。
光盘最里面的光道检测信号的输入。
数字GND 。
LOCK
SSTP
DV
SS
5
DTS0
TES2
TES3
PWMI
DV
DD
5
VCOO
VCOI
TEST
PDO
VCKI
V16M
AV
DD
2
IGEN
AV
SS
2
ADIO
RFDC
CE
TE
I / O
I
1, 0
I
I
I
I
测试引脚。通常被固定为低。
测试引脚。通常被固定为低。
测试引脚。通常被固定为低。
主轴电机的外部引脚输入。
数字电源。
O
I
I
O
I
O
1, 0
模拟EFM PLL振荡电路的输出。
模拟EFM PLL振荡电路的输入。蜂拥而至= 8.6436MHz 。
测试引脚。通常被固定为低。
1, Z, 0
模拟EFM PLL电荷泵输出。
从外部VCO可变螺距的时钟输入。 fcenter = 16.9344MHz 。
设置VCKI为低电平时,外部时钟没有被输入到该引脚。
1, 0
宽带EFM PLL VCO2振荡输出。
模拟电源。
I
O
I
I
I
连接运算放大器电流源的参考性。
模拟GND 。
运算放大器的输出。
RF信号输入。
中心伺服模拟输入。
跟踪误差信号输入。
在CXD3011R ,以下引脚是NC 。
引脚1 , 18至21 , 36 , 37 , 53至56 , 72 , 73 , 89至92 , 108 , 109 , 125至128和144
注) •
64位插槽是一个LSB第一,二的补输出。 48位插槽是MSB优先,二进制补码
输出。
GTOP用于监视帧同步保护状态。 (高:同步保护窗口发布。 )
XUGF是从EFM信号中得到的帧同步,并且是负脉冲。它是同步之前的信号
保护。
XPLCK是对EFM PLL时钟的倒数。 PLL被设计成使下降沿和
EFM信号转换点相一致。
服务队信号变为高电平时,帧同步和插入保护定时匹配。 (参见$ 348 )
RFCK从晶体精度衍生,并且具有136μs的一个周期。 (在正常速度)
C2PO表示数据的错误状态。
当32K的RAM超过± 28F抖动边缘XRAOF被产生。
–8–