欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY28341OC-3T 参数 Datasheet PDF下载

CY28341OC-3T图片预览
型号: CY28341OC-3T
PDF下载: 下载PDF文件 查看货源
内容描述: 通用时钟芯片为VIA ™ P4M / KT / KM400A DDR系统 [Universal Clock Chip for VIA⑩P4M/KT/KM400A DDR Systems]
分类和应用: 晶体外围集成电路光电二极管双倍数据速率时钟
文件页数/大小: 19 页 / 264 K
品牌: SPECTRALINEAR [ SPECTRALINEAR INC ]
 浏览型号CY28341OC-3T的Datasheet PDF文件第2页浏览型号CY28341OC-3T的Datasheet PDF文件第3页浏览型号CY28341OC-3T的Datasheet PDF文件第4页浏览型号CY28341OC-3T的Datasheet PDF文件第5页浏览型号CY28341OC-3T的Datasheet PDF文件第6页浏览型号CY28341OC-3T的Datasheet PDF文件第7页浏览型号CY28341OC-3T的Datasheet PDF文件第8页浏览型号CY28341OC-3T的Datasheet PDF文件第9页  
CY28341-3
通用时钟芯片为VIA ™ P4M / KT / KM400A DDR系统
特点
•支持VIA P4M / KM / KT / 333分之266 / 400A芯片组
•支持Intel奔腾4 ,速龙™处理器
•支持两个DDR DIMM内存
•提供:
- 两个不同的可编程CPU时钟对
- 六差分DDR双
- 三低偏移/ -jitter AGP时钟
- 七低偏移/ -jitter PCI时钟
- 一个48M输出USB
- 一个可编程的24M或者48M的SIO
•拨号一个频率​​,并打电话问分贝
特点
•扩频最佳的EMI抑制
•系统恢复监视功能
•用于可编程SMBus兼容
• 56引脚SSOP和TSSOP封装
表1.频率选择表
FS( 3:0 )
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1110
1111
中央处理器
100.9
100.0
133.9
133.3
110.0
145.2
180.0
198.4
200.9
200.0
166.9
166.6
100.0
133.3
200.0
166.6
AGP
67.3
66.7
66.9
66.7
73.3
72.6
72.0
71.7
66.9
66.7
66.8
66.6
66.7
66.7
66.7
66.6
PCI
33.6
33.3
33.5
33.3
36.7
36.3
36.0
35.8
33.5
33.3
33.4
33.3
33.3
33.3
33.3
33.3
框图
XIN
XOUT
XTAL
REF0
VDDR
REF (0: 1)
VDDI
CPUCS_T / C
FS0
引脚配置
[1]
SELP4_K7#
VDDC
CPU( 0:1) / CPU0D_T /℃
VDDpci
FS2
PLL1
FS3 FS1
PCI ( 3:6)
PCI_F
MULTSEL
PCI2
PCI1
VddAGP
AGP (0: 2)
VDD48M
48M
/2
PD #
SDATA
SCLK
SMBUS
PLL2
WDEN
24_48M
WD
SRESET #
VDDD
FBOUT
S2D
兑换
DDRT ( 0 : 5 )
DDRC (0: 5)
*FS0/REF0
VSSR
XIN
XOUT
VddAGP
AGP0
*SELP4_K7/AGP1
AGP2
VssAGP
**FS1/PCI_F
PCI1
*MULTSEL/PCI2
VSSpci
PCI3
PCI4
VDDpci
PCI5
PCI6
VSS48M
**FS3/48M
**FS2/24_48M
VDD48M
VDD
VSS
IREF
* PD # / SRESET #
SCLK
SDATA
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
VTTPWRGD#/REF1
VDDR
VSSC
CPUT / CPUOD_T
CPUC / CPUOD_C
VDDC
VDDI
CPUCS_C
CPUCS_T
VSSI
FBOUT
BUF_IN
DDRT0
DDRC0
DDRT1
DDRC1
VDDD
VSSD
DDRT2
DDRC2
DDRT3
DDRC3
VDDD
VSSD
DDRT4
DDRC4
DDRT5
DDRC5
CY28341-3
BUF_IN
56引脚SSOP
注意:
1.引脚标有[ * ]具有内部250 ķ
上拉电阻。打上针[ ** ]内部有250 ķ
下拉电阻。
1.0版, 2006年11月21日
2200 LAURELWOOD路,圣克拉拉, CA 95054
联系电话: ( 408 ) 855-0555
传真: ( 408 ) 855-0550
分页: 19 1
www.SpectraLinear.com