欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY28341ZC 参数 Datasheet PDF下载

CY28341ZC图片预览
型号: CY28341ZC
PDF下载: 下载PDF文件 查看货源
内容描述: 通用单芯片时钟解决方案VIA P4M266 / KM266 DDR系统 [Universal Single-Chip Clock Solution for VIA P4M266/KM266 DDR Systems]
分类和应用: 晶体外围集成电路光电二极管双倍数据速率时钟
文件页数/大小: 19 页 / 264 K
品牌: SPECTRALINEAR [ SPECTRALINEAR INC ]
 浏览型号CY28341ZC的Datasheet PDF文件第2页浏览型号CY28341ZC的Datasheet PDF文件第3页浏览型号CY28341ZC的Datasheet PDF文件第4页浏览型号CY28341ZC的Datasheet PDF文件第5页浏览型号CY28341ZC的Datasheet PDF文件第6页浏览型号CY28341ZC的Datasheet PDF文件第7页浏览型号CY28341ZC的Datasheet PDF文件第8页浏览型号CY28341ZC的Datasheet PDF文件第9页  
CY28341
通用单芯片时钟解决方案VIA P4M266 / KM266
DDR系统
特点
•支持通过
P4M266 / KM266芯片组
表1.频率选择表
FS( 3:0 )
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
1010
1011
1100
1101
1100
1111
中央处理器
66.80
100.00
120.00
133.33
72.00
105.00
160.00
140.00
77.00
110.00
180.00
150.00
90.00
100.00
200.00
133.33
AGP
66.80
66.80
60.00
66.67
72.00
70.00
64.00
70.00
77.00
73.33
60.00
60.00
60.00
66.67
66.67
66.67
PCI
33.40
33.40
30.00
33.33
36.00
35.00
32.00
35.00
38.50
36.67
30.00
30.00
30.00
33.33
33.33
33.33
•支持奔腾4 ,速龙™处理器
•支持两个DDR DIMM内存
•支持3个DIMM的SDRAM 100 MHz的
•提供:
- 两个不同的可编程CPU时钟对
- 6差分SDRAM DDR双
- 三低偏移/低抖动时钟AGP
- 七低偏移/低抖动时钟PCI
- 一个48M输出USB
- 一个可编程的24M或者48M的SIO
•打电话问频™和打电话问分贝
特点
•扩频获得最佳的电磁干扰
( EMI )降低
•用于系统恢复监视功能
•用于可编程SMBus兼容
• 56引脚SSOP和TSSOP封装
框图
XIN
XOUT
XTAL
REF0
VDDR
REF (0: 1)
VDDI
CPUCS_T / C
FS0
引脚配置
[1]
*FS0/REF0
VSSR
XIN
XOUT
VddAGP
AGP0
*SELP4_K7/AGP1
AGP2
VssAGP
**FS1/PCI_F
**SELSDR_DDR/PCI1
*MULTSEL/PCI2
VSSpci
PCI3
PCI4
VDDpci
PCI5
PCI6
VSS48M
**FS3/48M
**FS2/24_48M
VDD48M
VDD
VSS
IREF
* PD # / SRESET #
SCLK
SDATA
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
VTTPWRGD#/REF1
VDDR
VSSC
CPUT / CPUOD_T
CPUC / CPUOD_C
VDDC
VDDI
CPUCS_C
CPUCS_T
VSSI
FBOUT
BUF_IN
DDRT0/SDRAM0
DDRC0/SDRAM1
DDRT1/SDRAM2
DDRC1/SDRAM3
VDDD
VSSD
DDRT2/SDRAM4
DDRC2/SDRAM5
DDRT3/SDRAM6
DDRC3/SDRAM7
VDDD
VSSD
DDRT4/SDRAM8
DDRC4/SDRAM9
DDRT5/SDRAM10
DDRC5/SDRAM11
SELP4_K7#
VDDC
CPU( 0:1) / CPU0D_T /℃
VDDpci
FS2
PLL1
FS3 FS1
PCI ( 3:6)
PCI_F
MULTSEL
PCI2
PCI1
VddAGP
AGP (0: 2)
VDD48M
48M
/2
PD #
SDATA
SCLK
SMBUS
PLL2
WDEN
24_48M
WD
SELSDR_DDR
BUF_IN
S2D
兑换
SRESET #
VDDD
FBOUT
DDRT ( 0 : 5 ) / SDRAM ( 0,2,4,6,8,10 )
DDRC ( 0 : 5 ) / SDRAM ( 1,3,5,7,9,11 )
56引脚SSOP
注意:
标有[ * ] 1.引脚具有内部上拉电阻。打上针[ ** ]有内部下拉电阻。
1.0版, 2006年11月20日
2200 LAURELWOOD路,圣克拉拉, CA 95054
联系电话: ( 408 ) 855-0555
传真: ( 408 ) 855-0550
Ç ÿ 28341
分页: 19 1
www.SpectraLinear.com