CY28346
字节2 : PCI时钟控制寄存器
(所有位都是可读写功能)
位
7
6
5
4
3
2
1
0
@Pup
0
1
1
1
1
1
1
1
针#
53
18
17
16
13
12
11
10
描述
REF输出控制。 0 =高强度, 1 =低强度。
PCI6输出控制。 1 =启用, 0 =强制为低。
PCI5输出控制。 1 =启用, 0 =强制为低。
PCI4输出控制。 1 =启用, 0 =强制为低。
PCI3输出控制。 1 =启用, 0 =强制为低。
PCI2输出控制。 1 =启用, 0 =强制为低。
PCI1输出控制。 1 =启用, 0 =强制为低。
PCI0输出控制。 1 =启用, 0 =强制为低。
字节3 : PCI_F时钟和48M控制寄存器
(所有位都是可读写功能)
位
7
6
5
4
3
2
1
0
@Pup
1
1
0
0
0
1
1
1
针#
38
39
7
6
5
7
6
5
描述
48MDOT输出控制。 1 =启用, 0 =强制为低。
48MUSB输出控制。 1 =启用, 0 =强制为低。
PCI_STP # , PCI_F2控制。 0 =自由运行, 1 =当PCI_STP #为低电平停止。
PCI_STP # , PCI_F1控制。 0 =自由运行, 1 =当PCI_STP #为低电平停止。
PCI_STP # , PCI_F0控制。 0 =自由运行, 1 =当PCI_STP #为低电平停止。
PCI_F2输出控制。 1 =运行, 0 =强制为低。
PCI_F1输出控制。 1 =运行, 0 =强制为低。
PCI_F0输出控制。 1 =运行, 0 =强制为低。
字节4 : DRCG控制寄存器
(所有位都是可读写功能)
位
7
6
5
4
3
2
1
0
@Pup
0
0
1
1
1
1
1
1
33
35
24
23
22
21
针#
版权所有。设置为0 。
3V66_0输出启用。 1 =启用, 0 =禁用。
3V66_1 / VCH输出使能。 1 =启用, 0 =禁用。
3V66_5输出使能。 1 =启用, 0 =禁用。
66B2 / 3V66_4输出启用。 1 =启用, 0 =禁用。
66B1 / 3V66_3输出启用。 1 =启用, 0 =禁用。
66B0 / 3V66_2输出启用。 1 =启用, 0 =禁用。
描述
SS2扩频控制位( 0 =向下蔓延, 1 =中间差价) 。
字节5 :时钟控制寄存器
(所有位都是可读写功能)
位
7
6
5
4
3
2
1
0
@Pup
0
1
0
0
0
0
0
0
针#
SS1扩频控制位。
SS0扩频控制位。
66IN到66M的延迟控制MSB 。
66IN到66M的延迟控制LSB 。
版权所有。设置为0 。
48MDOT边缘速率控制。当设置为1时,边缘是由15 %下降。
版权所有。设置为0 。
USB边沿速率控制。当设置为1时,边缘是由15 %下降。
描述
1.0版, 2006年11月24日
第19 4