欢迎访问ic37.com |
会员登录 免费注册
发布采购

W149 参数 Datasheet PDF下载

W149图片预览
型号: W149
PDF下载: 下载PDF文件 查看货源
内容描述: 440BX AGPset扩频频率合成器 [440BX AGPset Spread Spectrum Frequency Synthesizer]
分类和应用:
文件页数/大小: 15 页 / 202 K
品牌: SPECTRALINEAR [ SPECTRALINEAR INC ]
 浏览型号W149的Datasheet PDF文件第2页浏览型号W149的Datasheet PDF文件第3页浏览型号W149的Datasheet PDF文件第4页浏览型号W149的Datasheet PDF文件第5页浏览型号W149的Datasheet PDF文件第6页浏览型号W149的Datasheet PDF文件第7页浏览型号W149的Datasheet PDF文件第8页浏览型号W149的Datasheet PDF文件第9页  
W149
W149
440BX AGPset扩频频率合成器
特点
•采用Cypress的传播最大化EMI抑制
频谱技术
•单芯片系统频率合成器的英特尔
®
440BX AGPset
•两份CPU输出
•六份PCI输出
•一个48 MHz的输出, USB
•一个24 MHz的输出SIO
•双缓冲基准输出
•一个IOAPIC输出
•十三SDRAM输出提供了3 DIMM的支持
•扩频功能始终处于启用状态
• SMBus接口进行编程
•电源管理控制输入
•光滑的CPU频率从66.8-124 MHz的开关
表2.引脚可选频率
输入地址
FS2
1
1
1
1
0
0
0
0
FS1
1
1
0
0
1
1
0
0
FS0
1
0
1
0
1
0
1
0
100
103
66.8
83.3
66.8
124
CPU0 : 1
(兆赫)
100
PCI_F ,1:5
(兆赫)
33.3 (CPU / 3)
(保留)
33.3 (CPU / 3)
34.3 (CPU / 3)
33.4 ( CPU / 2 )
41.7 ( CPU / 2 )
33.4 ( CPU / 2 )
41.3 ( CPU / 3 )
±0.5
–0.5
–0.5
–0.5
±0.5
–0.5
流传%
–0.5
PCI到PCI输出偏斜: ............................................ 500 PS
V
DDQ3
: ..................................................................... 3.3V±5%
V
DDQ2
: ..................................................................... 2.5V±5%
SDRAMIN到SDRAM0 : 12延迟: .......................... 3.7纳秒(典型值) 。
表1模式输入表
[1]
模式
0
1
销2
PCI_STOP #
REF0
关键的特定连接的阳离子
CPU周期到周期抖动: ......................................... 250 PS
CPU到CPU输出偏斜: ........................................ 175 PS
逻辑框图
VDDQ3
REF0/(PCI_STOP#)
X1
X2
XTAL
OSC
PLL的参考频率
引脚配置
[2]
REF1/FS2
VDDQ2
I / O引脚
控制
IOAPIC
VDDQ2
CPU0
PLL 1
÷2/÷3
CPU1
VDDQ3
PCI_F / MODE
PCI1
PCI2
PCI3
PCI4
PCI5
停止
时钟
控制
VDDQ3
REF0/(PCI_STOP#)
GND
X1
X2
VDDQ3
PCI_F / MODE
PCI1
GND
PCI2
PCI3
PCI4
PCI5
VDDQ3
SDRAMIN
GND
SDRAM11
SDRAM10
VDDQ3
SDRAM9
SDRAM8
GND
SMBus的SDATA
SCLK
{
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
VDDQ2
IOAPIC
REF1/FS2*
GND
CPU0
CPU1
VDDQ2
OE
SDRAM12
GND
SDRAM0
SDRAM1
VDDQ3
SDRAM2
SDRAM3
GND
SDRAM4
SDRAM5
VDDQ3
SDRAM6
SDRAM7
VDDQ3
48MHz/FS0*
24MHz/FS1*
W149
SDATA
SCLK
SMBUS
逻辑
PLL2
÷2
VDDQ3
48MHz/FS0
SDRAMIN
24MHz/FS1
VDDQ3
SDRAM0 : 12
13
注意事项:
1.输入模式锁定在上电时。
2.内部上拉电阻( * )不应被依赖为设置I / O引脚为高电平。引脚功能由MODE引脚电阻捆扎确定括号。
1.0版, 2006年11月21日
2200 LAURELWOOD路,圣克拉拉, CA 95054
联系电话: ( 408 ) 855-0555
传真: ( 408 ) 855-0550
分页: 15 1
www.SpectraLinear.com