TSC80251G2D
信号
名字
VSS
VSS1
TYPE
GND
GND
电路接地
该引脚连接到地面。
描述
备用
功能
二次接地1
这个理由是为了减少地面反弹,提高电源旁路。
建议此引脚与地的连接。然而,使用TSC80251G2D时
作为针对引脚替换为一个8XC51产物, VSS1可以是未连接的,而不丧失
兼容性。
不提供DIP封装。
次级地2
这个理由是为了减少地面反弹,提高电源旁路。
建议此引脚与地的连接。然而,使用TSC80251G2D时
作为针对引脚替换为一个8XC51产物, VSS2可以是未连接的,而不丧失
兼容性。
不提供DIP封装。
实时同步等待状态输入
P1.6
实时WAIT #输入被设置RTWE位在WCON ( : A7H S)启用。在公交车
周期中,外部存储系统可以“系统就绪”的信号,以在实际的微控制器
时间控制WAIT #的输入信号。
等待时钟输出
P1.7
实时WCLK输出通过设置RTWCE位在WCON ( : A7H S)启用。当
使能时, WCLK输出的周期的一半产生的方波信号
振荡器的频率。
写
将输出写入外部存储器信号。
输入到芯片上振荡器反相放大器
要使用内部振荡器,晶体/谐振电路连接到该引脚。如果外部
振荡器,其输出端连接到该引脚。 XTAL1的时钟源,内部
时序。
的片上振荡器反相放大器的输出端
要使用内部振荡器,晶体/谐振电路连接到该引脚。如果外部
振荡器时,离开XTAL2悬空。
P3.6
VSS2
GND
WAIT #
I
WCLK
O
WR #
XTAL1
O
I
XTAL2
O
注意:
1. A15的描述: 8 / P2.7 :0和AD7 :0 / P0.7 :0是用于非页面模式芯片配置。如果芯片被配置在页模式
操作中, 0端口进行低地址位( A7: 0 ),而2端口进行的高位地址( A15 :8)和数据(D7 :0)。
8
版本A - 1999年5月7日