THC63LVD1027_Rev.2.0_E
THC63LVD1027
85MHz的10Bits双LVDS中继器
概述
该THC63LVD1027 LVDS (低电压差分
信令)中继器被设计为支持的像素数据
主机和平板之间传输显示最多
WUXGA分辨率。
THC63LVD1027接收双通道LVDS数据
流,并通过不同的传输的LVDS数据
线路速率转换模式,双链路输入/双链路
输出,单链路输入/双链路输出,以及双
链接输入/单链路输出。
RGB中在85MHz的的发送时钟频率, 30bits
数据和定时和控制数据的5bits (HSYNC ,
VSYNC ,DE )的一种有效的速率被传输
每个LVDS通道595Mbps 。
特点
•
•
•
•
•
•
高达85MHz的10位双通道LVDS接收器
高达85MHz的10位双通道LVDS发送器
宽LVDS输入歪斜保证金: ± 480ps ,在75MHz的
准确的LVDS输出时序: ± 250PS ,在75MHz的
低摆幅LVDS输出模式,支持以
抑制系统EMI
支持多种线路速率转换模式
双链路输入/双链路输出[ CLKOUT = 1X CLKIN ]
单链路输入/双链路输出[ CLKOUT = 1 / 2× CLKIN ]
双链路输入/单输出的链接[ CLKOUT = 2X CLKIN ]
•
•
•
•
•
分配
(信号重复)
支持模式
掉电模式支持
3.3V单电压供电
所需的PLL无需外部元件
64引脚TSSOP封装,带有裸焊盘
( 0.5mm引线间距)
框图
双输入/双输出模式
祢
®
THC63LVD1027
85MHz
85MHz
THC63LVD1027
85MHz
85MHz
10位像素
LVDS的接收
反序列化
LVDS -TX
连载
10位像素
配送方式
85MHz
THC63LVD1027
85MHz
LVDS
第一个链接
85MHz的最大
时钟
LVDS
第一个链接
PLL
际通
多工
&放大器;
德多
PLEX
PLL
85MHz的最大
时钟
85MHz
在单/双输出模式
时钟
时钟
PLL
85MHz
THC63LVD1027
42.5MHz
LVDS
第二个链接
85MHz的最大
10位像素
LVDS
第二个链接
85MHz的最大
LVDS的接收
反序列化
LDO
调节器
LVDS -TX
连载
10位像素
42.5MHz
双路输入/单输出模式
42.5MHz
42.5MHz
THC63LVD1027
85MHz
3.3V电源
去耦电容
©2010祢电子公司
1/22
祢电子公司。