欢迎访问ic37.com |
会员登录 免费注册
发布采购

UCC15701J 参数 Datasheet PDF下载

UCC15701J图片预览
型号: UCC15701J
PDF下载: 下载PDF文件 查看货源
内容描述: 先进的电压模式脉冲宽度调制器 [Advanced Voltage Mode Pulse Width Modulator]
分类和应用: 脉冲
文件页数/大小: 24 页 / 1110 K
品牌: TI [ TEXAS INSTRUMENTS ]
 浏览型号UCC15701J的Datasheet PDF文件第2页浏览型号UCC15701J的Datasheet PDF文件第3页浏览型号UCC15701J的Datasheet PDF文件第4页浏览型号UCC15701J的Datasheet PDF文件第5页浏览型号UCC15701J的Datasheet PDF文件第7页浏览型号UCC15701J的Datasheet PDF文件第8页浏览型号UCC15701J的Datasheet PDF文件第9页浏览型号UCC15701J的Datasheet PDF文件第10页  
UCC15701/2
UCC25701/2
UCC35701/2
应用信息(续)
输出禁止
在正常操作期间, OUT是在开始驱动为高
和一个时钟周期被驱动为低电平的电压的CT , FB
或VSCLAMP 。
在以下情况会导致输出是被立即
ately驱动为低电平,直到一个时钟周期开始的地方都没有
该条件为真:
1. I
LIM
> 0.2V
2. FB或SS电压低于0.8V
限流
ILIM是由两个内部比较器监测。该电流
租金限制比较器门限为0.2V 。如果当前限制
比较器被触发, OUT立即驱动为低电平
并保持低位运行的时钟周期的剩余部分, ​​provid-
荷兰国际集团脉冲通过脉冲过电流控制过度
负载。这种比较也导致ç
F
将电池充电
该时钟周期的剩余部分。
如果重复周期是由限流终止
比较引起COUNT上升4V以上,在关断模式
下闩锁置位。伯爵综合延迟功能
将被关闭比较器,它具有被绕过
一个0.6V阈值。关断比较直接
设置关机锁存器。 ř
F
在用C并行
F
重置
COUNT积分下列瞬态故障。 ř
F
必须是
大于(4-
·
R4)
·
(1 – D
最大
).
锁存关断
如果ILIM高于0.6V ,或计数上升到4V时,关断模式
下锁存器将被设定。这将迫使OUT低,放电
SS和COUNT ,并减少I
DD
750毫安。时,并且如果,V
DD
低于UVLO停止
阈值时,关断锁存器复位和我
DD
将下降
到130毫安,使电路重新启动。如果V
DD
遗体
高于UVLO停止阈值( UVLO的带内) ,
会出现一个备用重启,如果VFF是暂时重
duced低于1V 。从外部shutdown命令
源可以被添加到任意的计数或ILIM
销。
电压前馈
在CT上的电压斜率正比于输入电压
在4 :1的范围和等于2 · VFF (RT · CT)。该capac-
itor充电电流由电阻R两端的电压设定
T
.
V( RT)跟踪VFF在一个范围为0.8V至3.2V的。一升级变更
ING线电压会立即改变坡度
V( CT),改变脉冲宽度成比例的方式
不使用反馈回路,从而提供优异的镝
动力学的行规。
VFF打算在4准确地进行操作:1的范围内
与0.8V和3.2V 。在电压VFF低于0.6V或
4.0V以上将启动软停止循环,并在芯片重启
当欠压/过压条件被删除。
伏秒钳位
恒定的伏秒钳位,通过比较所形成的
定时电容器斜坡电压以得出一个固定的电压
从基准。电阻R4和R5设置
伏秒的限制。对于定义为一伏秒积
VIN吨
开( MAX)的
在VSCLAMP所需的电压为:
æ
R
2
ö
÷ ·
V
IN
·
t
ON
(
马X
)
ç
è
R
1
+
R
2
ø
.
R
T
·
C
T
(
)
占空比限制为,则:
V
VS CLAMP
V
VFF
V
VS CLAMP
.
æ
R
2
ö
÷
V
IN
· ç
è
R
1
+
R
2
ø
最大占空比来实现时
前馈电压被设置在操作的低端
范围(V
FF
= 0.8V).
绝对最大占空比为:
D
最大
=
V
VS CLAMP
V
ř EF
R
5
=
·
0.8
0.8
R
4
+
R
5
频率设定
频率由一个电阻器来设定,从室温到地面并
从CT电容器接地。频率为近似
2
三方共同:
F
=
(
R
T
·
C
T
)
外部同步是通过SYNC引脚。引脚
具有1.5V的阈值,使得它具有5V和兼容
3.3V CMOS逻辑。输入是电平敏感,具有较高的
输入迫使振荡器斜坡低,输出低电平。
一个有源上拉下来的SYNC引脚允许它成为非
当不使用时连接。
栅极驱动输出
该UCC35701 / 2能够1A的峰值输出电流。
绕道至少0.1μF的直接保护地。该capac-
itor必须具有低的等效串联电阻和IN-
感抗。从OUT到电源的连接
MOSFET栅极应该有2W或者更大的阻尼重新
体管和芯片和MOSFET之间的距离
应该被最小化。低阻抗路径必须上课 -
MOSFET的源极(或接地端之间tablished
电流检测电阻的)中,V
DD
电容和
保护地。 PGND应该然后由单一路径连接
(如图RGND )到GND 。
6