欢迎访问ic37.com |
会员登录 免费注册
发布采购

VN16118L2 参数 Datasheet PDF下载

VN16118L2图片预览
型号: VN16118L2
PDF下载: 下载PDF文件 查看货源
内容描述: 千兆以太网收发器 [Gigabit Ethernet Transceiver]
分类和应用: 以太网
文件页数/大小: 10 页 / 137 K
品牌: VAISH [ VAISHALI SEMICONDUCTOR ]
 浏览型号VN16118L2的Datasheet PDF文件第2页浏览型号VN16118L2的Datasheet PDF文件第3页浏览型号VN16118L2的Datasheet PDF文件第4页浏览型号VN16118L2的Datasheet PDF文件第5页浏览型号VN16118L2的Datasheet PDF文件第6页浏览型号VN16118L2的Datasheet PDF文件第7页浏览型号VN16118L2的Datasheet PDF文件第8页浏览型号VN16118L2的Datasheet PDF文件第9页  
初步
VN16118
SERDES
千兆以太网收发器
应用
千兆以太网向上链接
高速专用
接口
背板序列化
总线扩展
概述
该VN16118是单芯片,每秒以太网收发1.25千兆位。它执行所有的
物理层的物理介质附件(PMA)部分的功能,作为指定
由IEEE 802.3z支持千兆以太网的标准。这些功能包括并行到串行和
串行 - 并行转换,时钟产生,时钟数据恢复,和字同步。
此外,内部环回功能还可以用于系统调试。
该VN16118是理想的千兆以太网,串行背板和专有的点至点
应用程序。该设备同时支持1000BASE- LX和1000BASE- SX光纤介质,
和1000BASE- CX铜介质。
该VN16118的发射机部分接收的10位宽度的并行TTL数据并将其转换为
高速串行数据流。该并行数据进行编码的8b / 10b的格式。这
输入的并行数据被锁存到输入寄存器中,并在上升沿同步
由用户提供的125MHz的基准时钟。锁相环(PLL)锁定到125
1MHz时钟。钟,然后乘以10 ,以产生一个用于一个1.25千兆赫的串行时钟
提供的高速串行数据输出。该输出通过一个伪发射器发送
耦合逻辑( PECL )驱动程序。此输出可直接连接到一个铜电缆中的情况下
1000BASE- CX介质,或者在1000BASE- LX或1000BASE的情况下,一个光纤模块
SX光纤介质。
接收机中的VN16118的部分接收在1.25串行PECL兼容的数据流
Gbps的速率,恢复原来的10位宽的并行数据格式,和重新定时的数据。 A相
锁定环路( PLL)的锁定到输入的串行数据流,并恢复1.25 GHz的高
高速串行时钟和数据。这是通过连续地对频率锁定到完成
125 MHz的参考时钟,并通过相位锁定到输入的数据流。串行
数据被转换成并行数据格式。在'逗号'字符被用来建立一个字节
对齐。两个62.5 MHz的时钟, 180度异相,被回收。这些时钟是
交替使用时钟输出并行数据的上升沿。这个并行数据被发送到
在TTL兼容的形式给用户。
特点
IEEE 802.3z支持千兆以太网
柔顺
支持1.25 Gbps的使用NRZ编码
在未补偿的双同轴电缆
完全集成的CMOS IC
低功耗
ESD额定值>2000V (人体
模型)或>200V (机器型号)
5伏输入公差
完全兼容HP HDMP-
1636 / HDMP - 1646和Vitesse公司
VCS7135收发器
可在均为10毫米×10毫米
和14毫米× 14毫米LQFP
套餐
1999-12-15
第1页
MDSN-0001-00
费沙半导体
l
747卡姆登大街
l
坎贝尔
l
CA 95008
l
pH值。 408.379.2900
l
传真408.379.2937