欢迎访问ic37.com |
会员登录 免费注册
发布采购

VSC8131 参数 Datasheet PDF下载

VSC8131图片预览
型号: VSC8131
PDF下载: 下载PDF文件 查看货源
内容描述: 2.488 Gbit / sec的32 : 1 SONET / SDH复用器,带有时钟发生器 [2.488 Gbit/sec 32:1 SONET/SDH Mux with Clock Generator]
分类和应用: 时钟发生器复用器
文件页数/大小: 16 页 / 146 K
品牌: VITESSE [ VITESSE SEMICONDUCTOR CORPORATION ]
 浏览型号VSC8131的Datasheet PDF文件第2页浏览型号VSC8131的Datasheet PDF文件第3页浏览型号VSC8131的Datasheet PDF文件第4页浏览型号VSC8131的Datasheet PDF文件第5页浏览型号VSC8131的Datasheet PDF文件第6页浏览型号VSC8131的Datasheet PDF文件第7页浏览型号VSC8131的Datasheet PDF文件第8页浏览型号VSC8131的Datasheet PDF文件第9页  
Vitesse公司
半导体公司
初步数据表
VSC8131
特点
• 2.488Gb / s的32 : 1多路复用器与时钟发生器
• SONET STS -48 / SDH STM- 16
• LVPECL差分高速串行数据
和时钟输出
2.488 Gb /秒
32 : 1 SONET / SDH复用器,带有时钟发生器
•与奇32 TTL并行数据输入/偶
奇偶校验
• 128引脚, 14x20x2毫米增强型PQFP
• 3.3V单电源供电
• 2.15W最大功率耗散
概述
该VSC8131复32 TTL兼容77.76Mb / s的并行数据输入( D0 - D31 )到一个单一的
LVPECL 2.488 Gb / s串行输出(DO +)为SONET STS- 48 / SDH STM- 16系统中使用。集成
时钟乘法器单元( CMU )产生LVPECL 2.488 GHz的时钟信号(CO + )
从外部供给的
LVPECL兼容的77.76MHz的参考时钟( REFCLK + ),这是
使用重新定时发送的序列化的数据。
甲分频-32的TTL时钟输出( CK78OUT )被用于并行数据的定时用作时钟输入( CK78IN )
输入。奇偶校验( PARBIT )上输入的数据有选择的偶数或奇数校验TTL模式下执行
输入( PARMODE )和TTL奇偶校验错误( PARERR )输出。一个TTL损失锁( LOL )输出指示灯是用来
报告的REFCLK +或导致CMU失去锁定输入时钟条件下的损失。
VSC8131框图
CK78IN
PARMODE
PARBIT
奇偶
注册
PARERR
D0
并行数据
接收机
D31
Clock/32
输入
注册
32:1
多路复用器
产量
注册
DO +
DO-
CK78OUT
定时
发电机
CO +
合作
REFCLK +
REFCLK-
CMU
x32
位速率时钟
大声笑
G52249-0 ,版本3.0
11/9/99
©
Vitesse公司
半导体公司
741卡莱普莱诺,卡马里奥,CA 93012 • 805 / 388-3700 •传真: 805 / 987-5896
第1页