欢迎访问ic37.com |
会员登录 免费注册
发布采购

VG36128161A 参数 Datasheet PDF下载

VG36128161A图片预览
型号: VG36128161A
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS同步动态RAM [CMOS Synchronous Dynamic RAM]
分类和应用:
文件页数/大小: 69 页 / 940 K
品牌: VML [ VANGUARD INTERNATIONAL SEMICONDUCTOR ]
 浏览型号VG36128161A的Datasheet PDF文件第2页浏览型号VG36128161A的Datasheet PDF文件第3页浏览型号VG36128161A的Datasheet PDF文件第4页浏览型号VG36128161A的Datasheet PDF文件第5页浏览型号VG36128161A的Datasheet PDF文件第6页浏览型号VG36128161A的Datasheet PDF文件第7页浏览型号VG36128161A的Datasheet PDF文件第8页浏览型号VG36128161A的Datasheet PDF文件第9页  
VIS
描述
初步
VG36128401A
VG36128801A
VG36128161A
CMOS同步动态RAM
该器件是CMOS同步动态RAM组织为8,388,608 - 字×4位的X 4 - 银行,
4,194,304 - 字×8 - 位×4 - 银行,或2,097,152 - 字×16 - 位×4 - 银行。这些不同的机构
对不同的应用提供广泛的选择。它的目的是与国家的最先进的技术来满足标
准PC100或高速PC133的要求。四个独立的内部银行大大增加perfor-
曼斯效率。它被封装在符合JEDEC标准的引脚排列和标准塑胶54引脚TSOP封装。
特点
•单3.3V (
±
0.3V )电源
•高速时钟周期时间: 7.5ns / 10ns的
•完全同步的参考一个时钟上升沿的所有信号
•可编程CAS Iatency ( 2,3 )
•可编程突发长度( 1,2,4,8,&全页)
•可编程的缠绕顺序(顺序/交织)
•自动预充电和预充电控制
•自动刷新和自刷新模式
•四银行内部由BA0 & BA1控制(银行选择)
•每个银行可以同时独立运行
• I / O电平: LVTTL兼容
•在每个周期的随机接入列
• X4 , X8 , X16组织
•输入/输出控制DQM ( LDQM , UDQM )
• 4096刷新周期/ 64ms的
•突发终止突发停止和预充电命令
•突发读/写单选项
显示的信息可能随时更改,恕不另行通知。
文档: 1G5-0154
Rev.1
第1页