怀特电子设计
128MB- 16Mx64 SDRAM UNBUFFERED
特点
PC100和PC133兼容
突发模式工作
自动和自刷新功能
LVTTL兼容的输入和输出
串行存在检测与EEPROM
完全同步:所有信号都登记
在系统时钟的上升沿
可编程突发长度:1, 2 ,4,8或全
页面
3.3V 6 0.3V电源
168针DIMM的JEDEC
W3DG6416V-D2
描述
该W3DG6416V是16Mx64同步DRAM
模块,该模块由八个8Mx16 SDRAM的
组件TSOP II封装和一个2K EEPROM
在一个8引脚TSSOP封装的串行存在检测
它们安装在一个168引脚的DIMM多层FR4
基材。
引脚配置(正面/背面)
销前销
1
V
SS
29
2
DQ0
30
3
DQ1
31
4
DQ2
32
5
DQ3
33
34
6
V
CC
7
DQ4
35
8
DQ5
36
9
DQ6
37
10
DQ7
38
11
DQ8
39
40
12
V
SS
13
DQ9
41
14 DQ10
42
15
DQ11
43
16 DQ12
44
17 DQ13
45
18
V
CC
46
19 DQ14
47
20 DQ15
48
21
NC
49
22
NC
50
23
V
SS
51
24
NC
52
25
NC
53
54
26
V
CC
27
WE#
55
28 DQM0 56
前
DQM1
CS0
DNU
V
SS
A0
A2
A4
A6
A8
A10/AP
BA1
V
CC
V
CC
CK0
V
SS
DNU
CS2
DQM2
DQM3
DNU
V
CC
NC
NC
NC
NC
V
SS
DQ16
DQ17
销前销
57 DQ18 85
58 DQ19 86
87
59
V
CC
60 DQ20 88
61
NC
89
62
NC
90
63 CKE1 91
92
64
V
SS
65 DQ21 93
66 DQ22 94
67 DQ23 95
68
V
SS
96
69 DQ24 97
70 DQ25 98
71 DQ26 99
72 DQ27 100
101
73
V
CC
74 DQ28 102
75 DQ29 103
76 DQ30 104
77 DQ31 105
78
V
SS
106
79
CK2 107
80
NC
108
81
*可湿性粉剂109
82 ** SDA 110
83 ** 111 SCL
112
84
V
CC
后
V
SS
DQ32
DQ33
DQ34
DQ35
V
CC
DQ36
DQ37
DQ38
DQ39
DQ40
V
SS
DQ41
DQ42
DQ43
DQ44
DQ45
V
CC
DQ46
DQ47
NC
NC
V
SS
NC
NC
V
CC
CAS #
DQM4
针
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
后
DQM5
CS1
RAS #
V
SS
A1
A3
A5
A7
A9
BA0
A11
V
CC
NC
NC
V
SS
CKE0
CS3
DQM6
DQM7
NC
V
CC
NC
NC
NC
NC
V
SS
DQ48
DQ49
针
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
后
DQ50
DQ51
V
CC
DQ52
NC
NC
DNU
V
SS
DQ53
DQ54
DQ55
V
SS
DQ56
DQ57
DQ58
DQ59
V
CC
DQ60
DQ61
DQ62
DQ63
V
SS
NC
NC
**SA0
**SA1
**SA2
V
CC
A0 – A11
BA0-1
DQ0-63
CK0,CK2
CKE0,CKE1
CS0-CS3
RAS #
CAS #
WE#
DQM0-7
V
CC
V
SS
SDA
SCL
DNU
NC
引脚名称
地址输入(复用)
选择银行
数据输入/输出
时钟输入
时钟使能输入
片选输入
行地址选通
列地址选通
写使能
DQM
电源( 3.3V )
地
串行数据I / O
串行时钟
不要使用
无连接
* WP (写保护)选项可在
引脚81 ,参见第5页的订购信息。
**这些引脚应在数控系统里面
不支持SPD 。
怀特电子设计公司保留更改产品或特定网络阳离子,恕不另行通知。
2003年6月
第1版
1
怀特电子设计公司• ( 602 ) 437-1520 •www.wedc.com