怀特电子设计
256MB- 32Mx64 SDRAM UNBUFFERED
特点
PC100和PC133兼容
突发模式工作
自动和自刷新功能
LVTTL兼容的输入和输出
串行存在检测与EEPROM
完全同步:所有信号记录在正
在系统时钟的边沿
可编程突发长度: 1 , 2 , 4 , 8或整页
3.3V
±
0.3V电源
168针DIMM的JEDEC
W3DG6432V-D2
描述
该W3DG6432V是32Mx64同步DRAM
模块,该模块由八个16Mx16 SDRAM的
组件TSOP II封装和一个2K EEPROM
在一个8引脚TSSOP封装的串行存在检测
它们安装在一个168引脚的DIMM多层FR4
基材。
引脚配置(正面/背面)
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
前
V
SS
DQ0
DQ1
DQ2
DQ3
V
CC
DQ4
DQ5
DQ6
DQ7
DQ8
V
SS
DQ9
DQ10
DQ11
DQ12
DQ13
V
CC
DQ14
DQ15
NC
NC
V
SS
NC
NC
V
CC
WE#
DQM0
针
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
前
DQM1
CS0#
DNU
V
SS
A0
A2
A4
A6
A8
A10/AP
BA1
V
CC
V
CC
CK0
V
SS
DNU
CS2#
DQM2
DQM3
DNU
V
CC
NC
NC
NC
NC
V
SS
DQ16
DQ17
针
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
前
DQ18
DQ19
V
CC
DQ20
NC
NC
CKE1
V
SS
DQ21
DQ22
DQ23
V
SS
DQ24
DQ25
DQ26
DQ27
V
CC
DQ28
DQ29
DQ30
DQ31
V
SS
CK2
NC
* WP
** SDA
** SCL
V
CC
针
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
后
V
SS
DQ32
DQ33
DQ34
DQ35
V
CC
DQ36
DQ37
DQ38
DQ39
DQ40
V
SS
DQ41
DQ42
DQ43
DQ44
DQ45
V
CC
DQ46
DQ47
NC
NC
V
SS
NC
NC
V
CC
CAS #
DQM4
针
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
后
DQM5
CS1#
RAS #
V
SS
A1
A3
A5
A7
A9
BA0
A11
V
CC
NC
A12
V
SS
CKE0
CS3#
DQM6
DQM7
NC
V
CC
NC
NC
NC
NC
V
SS
DQ48
DQ49
针
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
后
DQ50
DQ51
V
CC
DQ52
NC
NC
DNU
V
SS
DQ53
DQ54
DQ55
V
SS
DQ56
DQ57
DQ58
DQ59
V
CC
DQ60
DQ61
DQ62
DQ63
V
SS
NC
NC
**SA0
**SA1
**SA2
V
CC
引脚名称
A0 – A12
BA0-1
DQ0-63
CK0,CK2
CKE0,CKE1
CS0#-CS3#
RAS #
CAS #
WE#
DQM0-7
V
CC
V
SS
SDA
SCL
DNU
NC
地址输入(复用)
选择银行
数据输入/输出
时钟输入
时钟使能输入
片选输入
行地址选通
列地址选通
写使能
DQM
电源( 3.3V )
地
串行数据I / O
串行时钟
不要使用
无连接
* WP (写保护)选项可在引脚81 ,
参见第5页上的订购信息。
**这些引脚应在数控系统里面
不支持SPD 。
怀特电子设计公司保留更改产品或特定网络阳离子,恕不另行通知。
2003年6月第1版
ECO # 16361
1
怀特电子设计公司• ( 602 ) 437-1520 •www.wedc.com