欢迎访问ic37.com |
会员登录 免费注册
发布采购

WED3DG7266V7D1I-XX 参数 Datasheet PDF下载

WED3DG7266V7D1I-XX图片预览
型号: WED3DG7266V7D1I-XX
PDF下载: 下载PDF文件 查看货源
内容描述: 512MB - 64Mx72 SDRAM ,无缓冲,W / PLL [512MB - 64Mx72 SDRAM, UNBUFFERED, w/PLL]
分类和应用: 动态存储器
文件页数/大小: 7 页 / 121 K
品牌: WEDC [ WHITE ELECTRONIC DESIGNS CORPORATION ]
 浏览型号WED3DG7266V7D1I-XX的Datasheet PDF文件第2页浏览型号WED3DG7266V7D1I-XX的Datasheet PDF文件第3页浏览型号WED3DG7266V7D1I-XX的Datasheet PDF文件第4页浏览型号WED3DG7266V7D1I-XX的Datasheet PDF文件第5页浏览型号WED3DG7266V7D1I-XX的Datasheet PDF文件第6页浏览型号WED3DG7266V7D1I-XX的Datasheet PDF文件第7页  
怀特电子设计
WED3DG7266V-D1
初步*
512MB - 64Mx72 SDRAM ,无缓冲,W / PLL
特点
PC100和PC133
突发模式工作
自动和自刷新功能
LVTTL兼容的输入和输出
串行存在检测与EEPROM
完全同步:所有信号都登记在
在系统时钟的上升沿
可编程突发长度:1, 2 ,4,8或全
页面
单排名
3.3V ± 0.3V电源
144针SO-DIMM的JEDEC
D1 : 31.75 ( 1.25" ) TYP
注:可用性咨询工厂:
•符合RoHS标准的产品
•供应商源控制选项
•工业温度选项
描述
该WED3DG7266V是64Mx72同步DRAM
模块,它包括九个64Mx8 SDRAM组件
在TSOP II封装,并且在一个8 1 2Kb的EEPROM的
引脚TSOP封装的串行存在检测哪些
安装在一个144引脚的SO-DIMM多层FR4
基材。
引脚配置(正面/背面)
引脚
1
3
5
7
9
11
13
15
17
19
21
23
25
27
29
31
33
35
37
39
41
43
45
47
V
SS
DQ0
DQ1
DQ2
DQ3
V
CC
DQ4
DQ5
DQ6
DQ7
V
SS
DQMB0
DQMB1
V
CC
A0
A1
A2
V
SS
DQ8
DQ9
DQ10
DQ11
V
CC
DQ12
2
4
6
8
10
12
14
16
18
20
22
24
26
28
30
32
34
36
38
40
42
44
46
48
V
SS
DQ32
DQ33
DQ34
DQ35
V
CC
DQ36
DQ37
DQ38
DQ39
V
SS
DQMB4
DQMB5
V
CC
A3
A4
A5
V
SS
DQ40
DQ41
DQ42
DQ43
V
CC
DQ44
49
51
53
55
57
59
61
63
65
67
69
71
73
75
77
79
81
83
85
87
89
91
93
95
DQ13
DQ14
DQ15
V
SS
CB0
CB1
CLK0
V
CC
RAS #
WE#
SO #
S1#*
NC
V
SS
CB2
CB3
V
CC
DQ16
DQ17
DQ18
DQ19
V
SS
DQ20
DQ21
50
52
54
56
58
60
62
64
66
68
70
72
74
76
78
80
82
84
86
88
90
92
94
96
DQ45
DQ46
DQ47
V
SS
CB4
CB5
CKE0
V
CC
CAS #
CKE1*
A12*
NC
CLK1
V
SS
CB6
CB7
V
CC
DQ48
DQ49
DQ50
DQ51
V
SS
DQ52
DQ53
97
99
101
103
105
107
109
111
113
115
117
119
121
123
125
127
129
131
133
135
137
139
141
143
1
引脚名称
DQ54
DQ55
V
CC
A7
BA0
V
SS
BA1
A11
V
CC
DQMB6
DQMB7
V
SS
DQ56
DQ57
DQ58
DQ59
V
CC
DQ60
DQ61
DQ62
DQ63
V
SS
SCL
V
CC
A0 – A12
BA0-1
DQ0-63
CLK0 , CLK1
CB0-7
CKE0
CS0#
RAS #
CAS #
WE#
DQM0-7
V
CC
V
SS
SDA
SCL
DNU
NC
地址输入(复用)
选择银行
数据输入/输出
时钟输入
校验位(数据输入/数据输出)
时钟使能输入
片选输入
行地址选通
列地址选通
#Write启用
DQM
电源( 3.3V )
串行数据I / O
串行时钟
不要使用
无连接
DQ22
DQ23
V
CC
A6
A8
V
SS
A9
A10
V
CC
DQMB2
DQMB3
V
SS
DQ24
DQ25
DQ26
DQ27
V
CC
DQ28
DQ29
DQ30
DQ31
V
SS
SDA
V
CC
98
100
102
104
106
108
110
112
114
116
118
120
122
124
126
128
130
132
134
136
138
140
142
144
*这些引脚没有这个模块中使用
**这些引脚应该是NC在做系统
不支持SPD 。
2006年Febuary
第2版
怀特电子设计公司• ( 602 ) 437-1520 •www.wedc.com