W78C32C
引脚说明
P0.0−P0.7
端口0 ,位0到7端口0是一个双向I / O口。该端口还提供了多路低
顺序的地址/数据总线时访问外部存储器。
P1.0−P1.7
端口1 ,位0到7端口1是一个具有内部上拉电阻的双向I / O口。引脚P1.0和P1.1
也可以作为T2 (定时器2外部输入),并T2EX (定时器2捕捉/重装触发) ,分别。
P2.0−P2.7
端口2 ,位0到7端口2是一个具有内部上拉电阻的双向I / O口。此端口提供
高位地址访问外部存储器。
P3.0−P3.7
端口3 ,位0到7端口3是一个具有内部上拉电阻的双向I / O口。所有位都有复
功能,其描述如下:
针
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
备用功能
RXD串行数据接收
TXD串行发送数据
INT0外部中断0
INT1外部中断1
T0定时器0输入
T1定时器1的输入
WR数据写选
RD数据读选通
EA
外部地址输入,低电平有效。该引脚强制外部ROM执行的处理器。
该引脚应保持较低的所有W78C32C操作。
RST
复位输入,高电平有效。该引脚复位处理器。它必须保持高至少两机
在顺序的周期由处理器识别。
ALE
地址锁存使能输出,高电平有效。 ALE用于使分开的地址锁存器
从P0口数据地址在运行的振荡器频率的1/ 6 。单ALE脉冲
在外部数据存储器访问跳过。 ALE变为高电平复位用微弱的中
拉。
-3-
出版日期: 1999年7月
A2版