ZL49010 / 11 , ZL49020 / 21 , ZL49030 / 31
数据表
具体的呼叫进行信号。该ZL4902x和ZL4903x可以用晶体或无陶瓷谐振器可以使用
附加组件。提供了ZL4901x和ZL4903x一个掉电选项。
ZL49030DD/1DD
NC
NC
输入
PWDN
NC
OSC2
OSC1
VSS
NC
NC
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
NC
NC
VDD
NC
EST / DSTD
NC
确认
SD
NC
NC
ZL49010/1
输入
PWDN
CLK
VSS
1
2
3
4
8
7
6
5
VDD输入
美东时间/
DSTD OSC2
确认
SD
OSC1
VSS
ZL49020/1
1
2
3
4
8
7
6
5
VDD
美东时间/
DSTD
确认
SD
NC
输入
PWDN
OSC2
NC
OSC1
NC
NC
VSS
ZL49030DC/1DC
1
2
3
4
5
6
7
8
9
18
17
16
15
14
13
12
11
10
VDD
NC
NC
EST / DSTD
NC
确认
NC
SD
NC
8引脚塑料DIP
18引脚塑料SOIC
20引脚SSOP
图2 - 引脚连接
引脚说明
针#
4903xDD
3
6
7
4903xDC
2
4
6
4902x
1
2
3
4901x
1
-
3
名字
输入
OSC2
OSC1
(CLK)
描述
DTMF / CP输入。
通过输入信号必须交流耦合
电容。
振荡器输出。
振荡器/时钟输入。
该引脚可以驱动方式:
1 )外部与定义的输入逻辑数字时钟
的水平。 OSC2应由开放。
2 )之间连接一个晶体或陶瓷谐振器
OSC1和OSC2引脚。
地面上。
(0 V)
串行数据/通话进行输出。
该引脚提供了
的作为串行数据输出时,时钟双重功能
脉冲被施加的DTMF信号的验证之后,并
也预示呼叫进行输入的节奏。如
双音多频信号位于同一频带中的呼叫
进步的信号,该引脚可切换为DTMF输入。该
SD引脚为逻辑低电平在断电状态。
应答脉冲输入。
美国东部时间后或DSTD高,
在这个引脚上施加的四个脉冲序列,然后将
移出四个位上的SD脚,代表解码
DTMF数字。第一时钟的上升沿被用来
锁存器的4位数据之前移位。这个引脚上拉
倒在内部。到ACK信号的空闲状态应该
是低的。
8
13
9
11
4
5
4
5
V
SS
SD
14
13
6
6
确认
2
卓联半导体公司