欢迎访问ic37.com |
会员登录 免费注册
发布采购

CH375 参数 Datasheet PDF下载

CH375图片预览
型号: CH375
PDF下载: 下载PDF文件 查看货源
内容描述: USB总线接口芯片。 [USB 总线接口芯片.]
分类和应用:
文件页数/大小: 15 页 / 228 K
品牌: ETC [ ETC ]
 浏览型号CH375的Datasheet PDF文件第5页浏览型号CH375的Datasheet PDF文件第6页浏览型号CH375的Datasheet PDF文件第7页浏览型号CH375的Datasheet PDF文件第8页浏览型号CH375的Datasheet PDF文件第10页浏览型号CH375的Datasheet PDF文件第11页浏览型号CH375的Datasheet PDF文件第12页浏览型号CH375的Datasheet PDF文件第13页  
CH375
中文手册(一)
CS#
1
0
0
0
0
0
WR#
X
1
0
0
1
1
RD#
X
1
1/X
1/X
0
0
A0
X
X
1
0
0
1
D7-D0
X/Z
X/Z
输入
输入
输出
输出
CH375
芯片的实际操�½�
未选中
CH375,不进行任�½�操�½�
�½然选中�½�无操�½�,不进行任�½�操�½�
CH375
的�½令端口写入�½令码
CH375
的数据端口写入数据
CH375
的数据端口读出数据
CH375B
的�½令端口读取中断标志,�½�
7
等效于
INT#引脚
6.2.2.
串行接口
串行接口只�½用于
USB
主机方式,CH375 芯片的
USB
设备方式不支持串口。
串口信号线包括:串行数据输入引脚
RXD、串行数据输出引脚 TXD、中断输出引脚 INT#。通过串
行接口,CH375 可以用最少的连线与单片机、DSP、MCU
进行较远距离的点对点连接。
CH375
芯片的
RXD
TXD
可以分别连接到单片机的串行数据输出引脚和串行数据输入引脚。INT#
输出的中断请求是�½�电平有效,用于通知单片机。
CH375
的串行数据格式是
1
个起始�½�、9 个数据�½�、1 个停止�½�,其中前
8
个数据�½�是一个字节
数据,最后
1
个数据�½�是�½令标志�½�。第
9
�½�为
0
时,前
8
�½�的数据被写入
CH375
芯片中,第
9
�½�为
1
时,前
8
�½�被�½�为�½令码写入
CH375
芯片中。CH375 的串行通讯波特率默认是
9600bps,单片机可
以随时通过
SET_BAUDRATE
�½令选择合适的通讯波特率。
6.2.3.
其它
CH375
芯片的
ACT#引脚用于状态指示。在内�½�固件的 USB
设备方式下,�½�
USB
设备尚未配�½�或者
取消配�½�后,该引脚输出高电平;�½�
USB
��备配�½�完成后,该引脚输出�½�电平。在
USB
主机方式下,
�½�
USB
设备断开后,该引脚输出高电平;�½�
USB
设备连接后,该引脚输出�½�电平。CH375 的
ACT#引脚
可以外接串了限流电阻的发光二级管
LED,用于指示相关的状态。
CH375
芯片的
UD+和 UD-引脚是 USB
信号线,工�½�于
USB
设备方式时,应该直接连接到
USB
总线
上;工�½�于
USB
主机方式时,可以直接连接到
USB
设备。如果为了芯片安全而串接保险电阻或者电感
或者
ESD
保护器件,那么交直流等效串联电阻应该在
5Ω之内。
CH375
芯片内�½�了电源上电复�½�电路,一般情况下,不需要外部提供复�½�。RSTI
引脚用于从外部
输入异步复�½�信号;
RSTI
引脚为高电平时,
�½�
CH375
芯片被复�½�;
RSTI
引脚恢复为�½�电平后,
�½�
CH375
会继续延时复�½�
35mS
左右,然后进入正常工�½�状态。为了在电源上电期间可靠复�½�并且减少外部干
扰,可以在
RSTI
引脚与
VCC
之间跨接一个容量为
0.1uF
左右的电容。RST
引脚和
RST#引脚是复�½�状
态输出引脚,分别是高电平有效和�½�电平有效;�½�
CH375
电源上电复�½�或者被外部强制复�½�以及复�½�
延时期间,RST
引脚和
RST#引脚分别输出高电平和�½�电平;CH375
复�½�完成后,RST
引脚和
RST#引脚
分别恢复到�½�电平和高电平。RST
RST#引脚可以用于向外部单片机提供上电复�½�信号。
CH375
芯片正常工�½�时需要外部为其提供
12MHz
的时钟信号。一般情况下,时钟信号由
CH375
�½�的反相器通过����½�稳频振荡产生。外围电路只需要在
XI
XO
引脚之间连接一个标称频率为
12MHz
的晶�½�,
并且分别为
XI
XO
引脚对地连接一个高频振荡电容。
如果从外部直接输入
12MHz
时钟信号,
那么应该从
XI
引脚输入,而
XO
引脚悬空。
CH375B
芯片支持
3.3V
或者
5V
电源电压。�½��½�用
5V
工�½�电压时,CH375
芯片的
VCC
引脚输入外
5V
电源,并且
V3
引脚应该外接容量为
4700pF
0.02uF
左右的电源退耦电容。�½��½�用
3.3V
工�½�
电压时,CH375
芯片的
V3
引脚应该与
VCC
引脚相连接,同时输入外部的
3.3V
电源,并且与
CH375
片相连接的其它电路的工�½�电压不�½超过
3.3V。
6.3.
内部结构
CH375
芯片内部集成了
PLL
倍频器、主从
USB
接口
SIE、数据缓冲区、被动并行接口、异步串行
接口、�½令解释器、控制传输的协议处理器、通用的固件程序等。
PLL
倍频器用于将外部输入的
12MHz
时钟倍频到
48MHz,�½�为 USB
接口
SIE
时钟。
主从
USB
接口
SIE
USB
主机方式和
USB
设备方式的一�½�式
SIE,用于完成物理的 USB
数据接收