欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD7849BR 参数 Datasheet PDF下载

AD7849BR图片预览
型号: AD7849BR
PDF下载: 下载PDF文件 查看货源
内容描述: 串行输入, 14位/ 16位DAC [Serial Input, 14-Bit/16-Bit DAC]
分类和应用:
文件页数/大小: 15 页 / 212 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD7849BR的Datasheet PDF文件第1页浏览型号AD7849BR的Datasheet PDF文件第2页浏览型号AD7849BR的Datasheet PDF文件第4页浏览型号AD7849BR的Datasheet PDF文件第5页浏览型号AD7849BR的Datasheet PDF文件第6页浏览型号AD7849BR的Datasheet PDF文件第7页浏览型号AD7849BR的Datasheet PDF文件第8页浏览型号AD7849BR的Datasheet PDF文件第9页  
AD7849
复位规格
断电顺序。 )V
OUT
卸载。
参数
所有版本单位
伏最大
电压典型值
伏最大
伏敏
伏最大
电压典型值
伏最大
伏敏
千欧(典型值)
测试条件/评论
这是下侧的V
DD
/V
SS
阈值电压为复位
功能。上述这种情况,复位被激活。
这是较高的V
DD
/V
SS
阈值电压为复位
功能。低于此,复位被激活。通常为8伏。
这是在较低的阈值电压的复位功能。
上述这种情况,复位被激活。
这是较高的V
CC
阈值电压的复位功能。
低于此,复位被激活。一般为3伏。
关于G2的电阻; V
DD
= 2 V; V
SS
= -2 V ;我
G2
= 1毫安。
V
A1
,低阈值电压为V
DD
, V
SS
1.2
0
V
B
高阈值电压V
DD
, V
SS
9.5
6.4
1
V
C
,低阈值电压为V
CC
0
4
V
D
高阈值电压V
CC
2.5
G2 ř
ON
1
(这些规范适用于在一个电时,器件进入复位模式或
笔记
1
一个下拉电阻( 65 kΩ)连接在V
OUT
保持0时, V输出电压V
DD
/V
SS
低于V
A
.
特定网络阳离子如有更改,恕不另行通知。
AC性能特点
(这些特性包括用于设计参考,不
接受测试。 (V
REF +
= +5 V; V
DD
= 14.25 V到15.75 V ; V
SS
= -14.25 V至-15.75 V ; V
CC
= 4.75 V至5.25 V ; ř
OFS
连接到0 V. )
参数
动态性能
输出建立时间
1
压摆率
数模转换毛刺脉冲
T
VERSION
7
10
4
250
A, B,C
版本
7
10
4
250
单位
µs
典型值
µs
典型值
V / μs的典型值
nV-s表示,典型值
测试条件/评论
以0.006 % FSR 。 V
OUT
加载。 V
REF-
= 0 V.
以0.003 % FSR 。 V
OUT
加载。 V
REF-
= –5 V.
DAC或者满载00 。 。 。 00和
111 . . . 11. V
OUT
卸载。
LDAC
PERMA-
nently低。
BIN / COMP
设置为1 V
REF-
= –5 V.
LDAC
频率为100千赫
V
REF-
= 0 V, V
REF +
= 1 V RMS, 10 kHz的正弦波。
DAC加载全0 。
BIN / COMP
设置为0 。
DAC或者满载全1和全0。
SYNC
高。
测量V
OUT
. V
REF +
= V
REF-
= 0 V.
BIN / COMP
设置为0 。
AC穿心
数字馈通
输出噪声电压密度
1千赫, 100千赫
150
1
5
150
1
5
nV-s表示,典型值
毫伏峰峰值(典型值)
nV-s表示,典型值
80
80
内华达州/ √Hz的典型值
笔记
1
LDAC
= 0建立时间不包括5去毛刺时间
µs
(典型值) 。
改变特定网络阳离子恕不另行通知。
时序特性
1, 2
参数
t
1 3
t
2
t
3
t
4
t
5
t
6 4
t
7
t
r
t
f
在+ 25℃极限
(所有版本)
200
50
70
10
40
80
80
30
30
(V
DD
= 14.25 V到15.75 V ; V
SS
= -14.25 V至-15.75 V ; V
CC
= 4.75 V至5.25 V ;
R
L
= 2 kΩ的,C
L
= 200 pF的。所有规格牛逼
给T
最大
除非另有说明)。
在T限制
, T
最大
(所有版本)
200
50
70
10
40
80
80
30
30
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
µs
最大
µs
最大
条件/评论
SCLK周期时间
SYNC
到SCLK建立时间
SYNC
到SCLK保持时间
数据建立时间
数据保持时间
SCLK下降沿到SDO有效
LDAC , CLR
脉宽
数字输入上升时间
数字输入下降时间
笔记
1
通过特性保证。
2
所有的输入信号是从1.6V的电压电平中指定与指定tR = tF = 5纳秒(10%至90%的5伏),并定时
3
SCLK的传号/空比的范围是40/60至40。
4
SDO负载电容为50 pF的。
改变特定网络阳离子恕不另行通知。
版本B
–3–