AD9803
引脚配置
ADVSS
CMLEVEL
36
ADCIN
35
AUXCONT
34
AUXIN
33
ACVDD
32
CLPBYP
31
ACVSS
30
PGACONT2
29
PGACONT1
28
CCDBYP1
27
针
26
DIN
25
CCDBYP2
13 14 15 16 17 18 19 20 21 22 23 24
SUBST
SDATA
48 47 46 45 44 43 42 41 40 39 38 37
NC
1
( LSB ) D0
2
D1
3
D2
4
D3
5
D4
6
D5
7
D6
8
D7
9
D8
10
(MSB) D9
11
DRVDD
12
销1
识别码
AD9803
顶视图
(不按比例)
DAC2
SL
DAC1
SHD
VRB
SCK
VRT
ADCCLK
CLPDM
DRVSS
ACLP
DVDD
PBLK
VTRBYP
ADVDD
STBY
DVSS
NC =无连接
引脚功能描述
P
IN#
1, 24
2–11
12
13
14
15
16
17
18
19
20
21
22
23
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
引脚名称
NC
D0–D9
DRVDD
DRVSS
DVSS
ACLP
ADCCLK
DVDD
STBY
PBLK
CLPOB
SHP
SHD
CLPDM
CCDBYP2
DIN
针
CCDBYP1
PGACONT1
PGACONT2
ACVSS
CLPBYP
ACVDD
AUXIN
AUXCONT
ADCIN
CMLEVEL
VTRBYP
DAC1
DAC2
SL
SCK
ADVDD
SDATA
ADVSS
SUBST
VRB
VRT
TYPE
DO
P
P
P
P
DI
P
DI
DI
DI
DI
DI
DI
AO
AI
AI
AO
AI
AI
P
AO
P
AI
AI
AI
AO
AO
AO
AO
DI
DI
P
DI
P
P
AO
AO
说明(见图37和38的电路配置)
无连接(应悬空或接地)
数字数据输出
数字驱动器电源( 3V)
数字地面驱动
数字地
AUX -MODE / ADC -MODE钳
ADC采样时钟输入
数字电源( 3V)
掉电模式(主动高/内部下拉) 。启用参考待机模式。
像素消隐
黑电平钳位恢复
CCD参考采样时钟输入
CCD数据采样时钟输入
输入钳位
CDS地绕道( 0.1
µF
接地)
CDS负输入(铁至引脚27和AC耦合到CCD输入信号)
CDS正输入(见上文)
CDS地绕道( 0.1
µF
接地)
PGA增益粗模拟控制
PGA精细增益模拟控制
模拟地
偏置旁路( 0.1
µF
接地)
模拟电源( 3V)
AUX模式输入
AUX -MODE PGA增益模拟控制
ADC模输入
共模电平( 0.1
µF
接地)
偏置旁路( 0.1
µF
接地)
DAC1输出
DAC2输出
串行I / F负载信号
串行I / F的时钟
模拟电源( 3V)
串行I / F输入数据
模拟地
模拟地
底部参考( 0.1
µF
接地和1
µF
以VRT )
顶级参考( 0.1
µF
接地)
记
类型: AI =模拟输入, AO =模拟输出, DI =数字输入, DO =数字输出, P =电源。
第0版
–7–
CLPOB
SHP
NC