欢迎访问ic37.com |
会员登录 免费注册
发布采购

BL1302A57S 参数 Datasheet PDF下载

BL1302A57S图片预览
型号: BL1302A57S
PDF下载: 下载PDF文件 查看货源
内容描述: [BL1302A57]
分类和应用:
文件页数/大小: 12 页 / 731 K
品牌: BELLING [ SHANGHAI BELLING CO., LTD. ]
 浏览型号BL1302A57S的Datasheet PDF文件第1页浏览型号BL1302A57S的Datasheet PDF文件第2页浏览型号BL1302A57S的Datasheet PDF文件第4页浏览型号BL1302A57S的Datasheet PDF文件第5页浏览型号BL1302A57S的Datasheet PDF文件第6页浏览型号BL1302A57S的Datasheet PDF文件第7页浏览型号BL1302A57S的Datasheet PDF文件第8页浏览型号BL1302A57S的Datasheet PDF文件第9页  
BL1302A57/S
四、
1)
功�½描述
启动
�½�接通电源时,器件被内部上电复�½�线路初始化并进入
掉电
状态。全部模拟线路和
大部分数字逻辑处于不活动状态,D
X
VF
R
O
端处于高阻态。要�½�器件
电时,必须在
MCLK
R
/ PDN
端�½加逻辑�½�电平或时钟,并在
FS
X
/或FS
R
端�½加脉冲。从而有二种
掉电
控制方式。其一是�½�
MCLK
R
/ PDN
处于高电平;另一方法是�½�
FS
X
FS
R
端连续地处于�½�电平,
在最后的
FX
S
FS
R
脉冲后大约
为2ms ,器件将进入掉电
状态。第一个
FS
X
FS
R
将�½�器
上电时,三态PCM
数据输出
D
X
在第二个
FS
X
脉冲到来前一直保持高阻态。
同步工�½�
同步工�½�时,发送和接受必须�½加同一主钟。在这一方式下,MCLK
X
端必须加一时钟,
MCLK
R
/ PDN
端可用�½�
掉电
无需MCLK
R
/ PDN
端的�½�电平�½�器件
加电,而高
电平�½�器件
掉电。任一情况下, MCLK
X
均被选�½�发送和接收电路的主钟。
BCLK
X
端必须�½加�½�钟,而
BLK
R
/ CLKSEL
端用于为
1.536MH
Z
,1.544MH
Z
2.048MH
Z
选择合适的内部分频器。�½�于
1.544MH
Z
工�½�,器件自动补偿每帧的第
193
个时钟脉冲。
BCLK
R
/ CLKSEL
端为固定电平时, BCLK
X
将同时�½�为发送与接收的�½�钟。右表示出工�½�
频率与
BCLK
R
/ CLKSEL
端为固定电平时, BCLK
X
BCLK
R
可以从
64KH
Z
2.048MH
Z
,两者
频率不一定相等,�½�必须与
MCLK
X
同步。每一
FS
X
脉冲启动一编码周期,上一编码周期的
PCM
码在
BCLK
X
的上沿从
D
X
端移出。八个�½�钟周期后,三态
D
X
输出回到高阻态。在有
FS
R
脉冲时, PCM码在
BCLK
X
(或BCLK
R
,如果它是一个脉冲)的下沿经
D
R
端锁存.FS
X
FS
R
须与
MCLK
X
/
R
同步。
2)
3)
短帧同步工�½�
器件可以用短帧同步或长帧同步脉冲。刚上电时,器件处于短帧方式。在此方式下帧同步
脉冲
FS
X
FS
R
必须为一个�½�钟周期长,定时关系见短帧定时图。在
FS
X
为高电平期间有一
BCLK
X
下沿,接着的
BCLK
X
上沿将启动
D
X
输出缓冲器输出符号�½�,随后的七个上沿输出剩下
的七�½�,接着的下沿禁止
D
X
输出。在
FS
R
为高电平期间有一
BCLDK
R
(或BCLK
X
,如果
BCLK
R
为恒定电平)下沿,接着的
BCLK
R
下沿锁存符号�½�,随后的七个下沿锁存�½�下的七�½�。
长帧同步工�½�
长帧方式下,帧同步脉冲
FS
X
FS
R
必须是三�½�以上�½�钟周期长,定时关系见长帧定时
图。器件根据发关帧同步脉冲
FS
X
来判定�½�用的是长帧还是短帧脉冲 。对于
64KH
Z
工�½�,帧
同步脉冲必须至少有
160ns
的�½�电平。D
X
输出缓冲器为
FS
X
的上沿或
BCLK
X
的上沿(以后到者
为准)所启动并输出符号�½�。随后的七个
BLCL
X
上沿输出�½�下的七�½�。D
X
输出为
BCLK
X
的第
八个上沿后的下沿或
FS
X
的下沿(看谁后到)所禁止。接收帧同步脉冲
FS
R
的上沿将�½�
D
R
端的
PCM
数据在接着的八个
BCLK
R
(或BCLK
X
,如果
BCLK
R
为恒定电平)下沿锁存。
半通道工�½�
除了通常的全通道工�½�方式,器件还可以在半通道工�½�方式下。保持
FS
R
为�½�电平,器件
就进入发送半通道工�½�方式;D
R
端的
PCM
数据不于理睬。保持
FS
X
为�½�电平,FS
R
�½加脉
冲,器件进入接收半通道工�½�方式。在此方式下,发送电路的大部分停止工�½�,D
X
TS
X
出保持高阻态。如果
MCLK
R
为时钟,则
MCLK
R
被用�½�内部主钟。如果
MCLK
R
不是时钟,则
MCLK
X
被用�½�内部主钟,�½�此时须与
FS
R
同步。如果
BCLK
R
不是时钟,则
BLCK
X
被用�½�内
部主钟,�½�此时须与
FS
R
同步。如果
BCLK
R
不是时钟,则
BCLK
X
用�½�接受时钟。在接收半通
端锁存.FS
R
的长度用于决定�½�用长度用于决定�½�用长帧还是短帧定时方式。
4)
5)
http://www.belling.com.cn
-3-
12页
8/28/2006
在2006年写道: