欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY28346ZC-2 参数 Datasheet PDF下载

CY28346ZC-2图片预览
型号: CY28346ZC-2
PDF下载: 下载PDF文件 查看货源
内容描述: 时钟合成器,差分CPU输出 [Clock Synthesizer with Differential CPU Outputs]
分类和应用: 晶体时钟发生器微控制器和处理器外围集成电路光电二极管
文件页数/大小: 20 页 / 158 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY28346ZC-2的Datasheet PDF文件第1页浏览型号CY28346ZC-2的Datasheet PDF文件第2页浏览型号CY28346ZC-2的Datasheet PDF文件第4页浏览型号CY28346ZC-2的Datasheet PDF文件第5页浏览型号CY28346ZC-2的Datasheet PDF文件第6页浏览型号CY28346ZC-2的Datasheet PDF文件第7页浏览型号CY28346ZC-2的Datasheet PDF文件第8页浏览型号CY28346ZC-2的Datasheet PDF文件第9页  
CY28346-2
引脚说明
(续)
41
名字
VSSIREF
PWR
I / O
描述
PWR
当前参考编程输入CPU的缓存。
一个电阻
连接该引脚与IREF之间。该引脚也应退还
器件VSS 。
PWR
模拟电源输入。
用于PLL和内部模拟电路。它也是
具体而言,用于检测和确定时功率是在一个可接受的
电平,以使器件工作。
26
VDDA
串行数据接口
以提高的时钟合成器的灵活性和功能,
提供了一种双信号的串行接口。通过串口
数据接口,各种设备的功能,如个人
时钟输出缓冲器,可以单独启用或禁用。
与串行数据接口相关的寄存器
初始化为它们的默认设置上电时,并且因此
使用此接口是可选的。时钟器件的寄存器变化
在系统初始化时,通常制成,如果有的话是
所需。该接口也可制过程中使用的
操作的功率管理功能。
表2块读取和块写入协议
块写入协议
1
2:8
9
10
11:18
19
20:27
28
29:36
37
38:45
46
....
....
....
....
....
....
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
' 00000000 '代表块操作
感谢来自SLAVE
字节数 - 8位
感谢来自SLAVE
数据字节1 - 8位
感谢来自SLAVE
数据字节2 - 8位
感谢来自SLAVE
......................
数据字节( N-1) -8位
感谢来自SLAVE
数据字节n -8位
感谢来自SLAVE
停止
描述
数据协议
时钟驱动器的串行协议接受块写入和块
从控制器读取操作。块的读/写
操作中,这些字节必须按顺序访问
从最低到最高字节(第一个最显著位)与
之后的任何完整的字节已经转移能力阻止。
块写入和块读协议中概述
表2中。
从机接收地址为11010010 ( D2H ) 。
块读协议
1
2:8
9
10
11:18
19
20
21:27
28
29
30:37
38
39:46
47
48:55
56
....
....
....
....
开始
从地址 - 7位
写= 0
感谢来自SLAVE
命令代码 - 8位
' 00000000 '代表块操作
感谢来自SLAVE
重复启动
从地址 - 7位
阅读= 1
感谢来自SLAVE
从奴隶字节数 - 8位
应答
从机的数据字节 - 8位
应答
从机的数据字节 - 8位
应答
从机的数据字节/应答
从机的数据字节N - 8位
无应答
停止
描述
文件编号: 38-07509修订版**
第20页3