CY62256N
256K ( 32K × 8 )静态RAM
256K ( 32K × 8 )静态RAM
特点
■
功能说明
该CY62256N
是一种高性能的CMOS静态RAM
由8位, 32K字。简单的内存扩展
由低电平有效的芯片提供使能( CE)和低电平有效
输出使能(OE )和三态驱动器。此装置具有一
自动断电功能,从而降低功率消耗
99.9 %的时候取消。
一个低电平有效写使能信号( WE )控制
所述存储器的写入/读出操作。当CE和WE
输入均为低时,在八个数据输入/输出管脚的数据
( I / O
0
通过I / O
7
)被写入到存储器位置寻址
通过地址本上的地址引脚(A
0
至A
14
).
读出装置通过选择装置来实现,并
使输出CE和OE低电平有效,虽然我们的遗骸
不活动或HIGH 。的在这些条件下,将内容
位置上的地址引脚寻址的信息,
本上的八个数据输入/输出管脚。
在输入/输出引脚保持在除高阻抗状态
该芯片被选中,输出使能,写使能( WE)
为高。
温度范围
❐
商业: 0 ° C至+ 70°C
❐
工业: -40 ° C至+85°C
❐
汽车-A : -40°C至+85°C
❐
汽车-E : -40°C至+125°C
高速: 55纳秒
电压范围: 4.5 V至5.5 V的操作
低有功功率
❐
275毫瓦(最大)
低待机功耗( LL版)
❐
82.5
W
(最大)
易内存扩展CE和OE特点
TTL兼容的输入和输出
取消的时候自动断电
CMOS的最佳速度和力量
可提供无铅和无无铅28引脚( 600 mil)的PDIP ,
28引脚( 300 mil)的窄体SOIC , 28引脚TSOP -I和28引脚
反向TSOP -I封装
■
■
■
■
■
■
■
■
■
逻辑框图
INPUTBUFFER
A
10
A
9
A
8
A
7
A
6
A
5
A
4
A
3
A
2
CE
WE
OE
A
14
A
13
A
12
A
11
A
1
A
0
行解码器
I / O
0
I / O
1
检测放大器
I / O
2
I / O
3
I / O
4
I / O
5
32K ×8
Y
ARRA
COLUMN
解码器
动力
下
I / O
6
I / O
7
记
1.为了达到最佳实践建议,请参阅赛普拉斯应用笔记的“系统设计指南”
http://www.cypress.com 。
赛普拉斯半导体公司
文件编号: 001-06511修订版* D
•
198冠军苑
•
圣荷西
,
CA 95134-1709
•
408-943-2600
修订后的2011年1月4日