1CY 7B9 92 0
传真号: 3516
CY7B9910
CY7B9920
低偏移
时钟缓冲器
特点
•
•
•
•
•
•
•
•
•
所有输出歪斜<100 ps的典型( 250最大)
15至80 MHz的输出操作
零输入到输出的延迟
50 %占空比的输出
输出驱动50Ω端接线路
低工作电流
24引脚SOIC封装
抖动: <200 ps的峰 - 峰值, <25的ps RMS
兼容奔腾™的处理器
框图描述
相位频率检测器和过滤器
这两个块接受来自基准频率输入
( REF)输入和反馈( FB)的输入,并生成校正
和灰信息来控制电压CON-的频率
受控振荡器( VCO) 。这些块,随着VCO,
形成一个锁相环(PLL),用于跟踪输入
REF信号。
VCO
该VCO接受来自PLL滤波器的模拟控制输入
块,并产生一个频率。的工作范围
压控振荡器由FS的控制销来确定。
功能说明
该CY7B9910和CY7B9920低偏移时钟缓冲器报价
低偏移系统时钟分配。这些多输出
时钟驱动器优化的高性能的定时comput-
呃系统。八个单独的驱动程序可以在每个驱动器终止
传输线阻抗低至50Ω ,而deliv-
化工e圈很小,指定输出时滞和全摆幅逻辑
水平( CY7B9910 TTL或CMOS CY7B9920 ) 。
完全集成的PLL允许“零延迟”的能力。
外部隔膜的能力,再加上内部PLL ,允许
低频时钟的分布,可以通过虚拟轴被乘
加盟钟目的地的任何因素。这家工厂减少时钟
配送的难度,同时使系统的最大时钟速度
性和灵活性。
测试模式
TEST输入是一个三电平输入。在正常的系统能操作
ATION ,该引脚接地,使
CY7B9910 / CY7B9920进行操作,如上所述。 (对于
测试的目的,任何一种三电平输入端可以有一个再
移动跳线接地,或者通过一个100Ω的低绑
电阻器。这将允许一个外部测试器来改变的状态
这些引脚)。
如果测试输入被迫的中频和高频状态下,设备
将其内部锁相环断开操作,
并提供给REF输入电平直接控制所有输出。
相对输出到输出函数是相同的正常
模式。
逻辑框图
TEST
相
频率
DET
FS
电压
滤波器
控制
振荡器
Q0
Q1
Q2
Q3
Q4
Q5
Q6
7B9910–1
引脚配置
FB
REF
SOIC
顶视图
REF
V
CCQ
FS
NC
V
CCQ
V
CCN
Q0
Q1
GND
Q2
Q3
V
CCN
1
2
3
4
5
6
7
8
9
10
11
12
7B9910
7B9920
24
23
22
21
20
19
18
17
16
15
14
13
GND
TEST
NC
GND
V
CCN
Q7
Q6
GND
Q5
Q4
V
CCN
FB
Q7
7B9910–2
Pentium是Intel Corporation的注册商标。
赛普拉斯半导体公司
•
3901北一街
•
圣荷西
• CA 95134 •
408-943-2600
1994年11月 - 修订1997年7月7日