欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7B991-5JC 参数 Datasheet PDF下载

CY7B991-5JC图片预览
型号: CY7B991-5JC
PDF下载: 下载PDF文件 查看货源
内容描述: 可编程偏移时钟缓冲器 [Programmable Skew Clock Buffer]
分类和应用: 时钟驱动器逻辑集成电路
文件页数/大小: 19 页 / 517 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7B991-5JC的Datasheet PDF文件第2页浏览型号CY7B991-5JC的Datasheet PDF文件第3页浏览型号CY7B991-5JC的Datasheet PDF文件第4页浏览型号CY7B991-5JC的Datasheet PDF文件第5页浏览型号CY7B991-5JC的Datasheet PDF文件第6页浏览型号CY7B991-5JC的Datasheet PDF文件第7页浏览型号CY7B991-5JC的Datasheet PDF文件第8页浏览型号CY7B991-5JC的Datasheet PDF文件第9页  
CY7B991
CY7B992
可编程偏移时钟缓冲器
特点
功能说明
该CY7B991和CY7B992可编程偏移时钟缓冲器
( PSCB )提供用户可选的控制,系统时钟等功能。
这些多路输出时钟驱动器提供的系统集成商
同功能的必要,以优化高perfor-的定时
曼斯计算机系统。每8个人司机,
布置在4双用户可控输出,可以驱动
端接传输线阻抗低至50Ω 。
他们可以提供最小的,指定的输出时滞和全
摇摆的逻辑电平( TTL CY7B991或CY7B992 CMOS ) 。
每个输出被硬连接到九个延迟或功能中的一个
配置。 0.7〜 1.5 ns的延迟增量确定
由操作频率与该倾斜高达± 6时的输出
从他们的名义?零单位?歪斜的位置。完全
集成的PLL允许取消外部负载和传输的
任务线延迟效果。时的这种“零延迟”的能力
PSCB是结合可选择的输出偏移的功能,
您可以创建高达± 12时间单位输出到输出延迟。
分频2和除以4的输出功能,提供
在设计复杂的时钟系统的灵活性。
当与内部PLL结合,这些划分的功能
使低频时钟是由相乘的分布
两个或四个在时钟的目的地。这家工厂减少时钟
配送难度,让最大的系统时钟速度和
灵活性。
所有输出对歪斜<100 ps的典型(最大250 )
3.75 〜80 MHz的输出操作
用户可选的输出功能
可选倾斜到18 ns的
反相和非反相
工作在1/2和1/4输入频率
工作在2倍和4倍输入频率(输入低至3.75
兆赫)
零输入到输出的延迟
50%的占空比输出
输出驱动50Ω端接线路
低工作电流
32引脚PLCC / LCC封装
抖动< 200ps的峰 - 峰( < 25的ps RMS)的
逻辑框图
TEST
FB
REF
FS
4F0
4F1
4Q0
SELECT
输入
(三
级)
4Q1
SKEW
3Q0
3Q1
2Q0
矩阵
2Q1
1Q0
1Q1
频率
DET
VCO和
时间单位
发电机
滤波器
3F0
3F1
SELECT
2F0
2F1
1F0
1F1
赛普拉斯半导体公司
文件编号: 38-07138牧师* B
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年6月22日