CY7C024/0241
CY7C025/0251
4K X 16/18和8K X 16/18双端口
用扫描电镜,诠释,忙静态RAM
特点
•
真正的双端口存储器单元允许
同时读取相同的内存位置
•
4K ×16组织( CY7C024 )
•
4K ×18组织( CY7C0241 )
•
8K ×16组织( CY7C025 )
•
8K ×18组织( CY7C0251 )
•
0.65微米CMOS工艺,以获得最佳速度/功耗
•
高速访问: 15纳秒
•
较低的工作功耗:我
CC
= 150 mA(典型值)
•完全异步操作
•
自动断电
•
可扩展数据总线32/36位以上使用
使用多个时,主/从芯片选择
设备
•
芯片上的仲裁逻辑
•
信号灯包括允许软件握手
端口之间
•
INT标志的端口到端口的通信
•
单独的上层字节和低字节控制
•
引脚选择主机或从机
•
可提供84引脚PLCC和100引脚TQFP
功能说明
该CY7C024 / 0241和CY7C025 / 0251顷低功耗
CMOS 4K X 16/18和8K X 16/18双口静态RAM 。 VAR-
白条仲裁方案都包含了CY7C024 / 0241上
和CY7C025 / 0251时多亲处理情况
处理机访问相同的数据。两个端口都provid-
版,允许独立的,异步的访问读取
并写入到任意位置在存储器中。该CY7C024 / 0241和
CY7C025 / 0251可以被用作独立的16位/ 18位笃
人端口静态RAM或多个设备可以被组合
为了用作32- / 36位或者更宽的主/从笃
人口静态RAM 。在M / S引脚提供用于实现
32- / 36位或者更宽存储器的应用程序,而无需
单独的主设备和从设备或额外的分立逻辑。
应用领域包括处理器间/ DE-多
标志,通信状态缓冲和双端口好的视频
EO /显存。
每个端口都有独立的控制引脚:芯片使能( CE ) ,
读或写使能(R / W)和输出使能( OE ) 。两个标志
提供了每个端口( BUSY和INT )上。 BUSY信号的
端口正在尝试访问目前正在访问的同一位置
另一端口。该中断标志位( INT )允许通信BE-
吐温端口或系统通过邮件箱的装置。该信号量
用来传递一个标志,或标记,从一个端口到另一个,以指示
一个共享的资源是在使用中。该信号量的逻辑是由
8共享锁。只有一侧可控制锁存器(信号量)
在任何时间。信号量的控制指示的共享资源
正在使用中。自动断电功能控制indepen-
dently上的每个端口由一个片选( CE)引脚。
该CY7C024 / 0241和CY7C025 / 0251顷可用
84针PLCCs ( CY7C024和CY7C025只)和100引脚
薄型四方扁平封装塑料( TQFP ) 。
v
逻辑框图
读/写
L
UB
L
读/写
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I / O
8L
- I / O
15L
I / O
0L
- I / O
7L
I / O
控制
I / O
控制
I / O
8R
- I / O
15R
I / O
0R
- I / O
7R
忙
R
A
12R
(CY7C025/0251)
忙
L
(CY7C025/0251)
A
12L
A
11L
A
0L
地址
解码器
内存
ARRAY
地址
解码器
A
11R
A
0R
CE
L
OE
L
UB
L
LB
L
读/写
L
SEM
L
INT
L
打断
SEMAPHORE
仲裁
CE
R
OE
R
UB
R
LB
R
读/写
R
SEM
R
7C024–1
M / S
INT
R
赛普拉斯半导体公司
文件编号: 38-06035牧师* B
•
3901北一街
•
圣荷西
•
CA 95134 • 408-943-2600
修订后的2004年6月22日