欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C057V-12AC 参数 Datasheet PDF下载

CY7C057V-12AC图片预览
型号: CY7C057V-12AC
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V 16K / 32K ×36 FLEx36异步双端口静态RAM [3.3V 16K/32K x 36 FLEx36 Asynchronous Dual-Port Static RAM]
分类和应用:
文件页数/大小: 23 页 / 461 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C057V-12AC的Datasheet PDF文件第2页浏览型号CY7C057V-12AC的Datasheet PDF文件第3页浏览型号CY7C057V-12AC的Datasheet PDF文件第4页浏览型号CY7C057V-12AC的Datasheet PDF文件第5页浏览型号CY7C057V-12AC的Datasheet PDF文件第6页浏览型号CY7C057V-12AC的Datasheet PDF文件第7页浏览型号CY7C057V-12AC的Datasheet PDF文件第8页浏览型号CY7C057V-12AC的Datasheet PDF文件第9页  
25/0251
CY7C056V
CY7C057V
3.3V 16K / 32K ×36
FLEx36 ™异步双端口静态RAM
特点
•真正的双端口存储器单元允许simulta-
相同的内存位置neous访问
• 16K ×36的组织( CY7C056V )
• 32K ×36的组织( CY7C057V )
• 0.25微米CMOS的最佳速度/功耗
•高速访问: 20年12月15日NS
•低功耗运行
主动:我
CC
= 250 mA(典型值)
- 待机:我
SB3
= 10
µA
(典型值)
•完全异步操作
•自动断电
•可扩展数据总线72位或更多使用Mas-
使用多个设备时器/从芯片选择
•片上仲裁逻辑
•包括信号灯,允许软件握手
端口之间
• INT标志的端口到端口的通信
•字节在左侧选择端口
•对正确的端口总线匹配
•通过双芯片深度扩展使
•引脚选择主机或从机
•商业和工业温度范围
·小型封装
- 144引脚TQFP封装( 20 ×20 ×1.4 MM)
172球BGA封装( 1.0毫米间距) ( 15× 15毫米x.51 )
逻辑框图
读/写
L
B
0
–B
3
CE
0L
CE
1L
OE
L
9
读/写
R
PORT
控制
逻辑
PORT
控制
逻辑
9
9
CE
L
CE
R
CE
0R
CE
1R
OE
R
BA
WA
I / O
0L
-I / O
8L
9
I / O
9L
-I / O
17L
9
I / O
18L
-I / O
26L
9
I / O
控制
I / O
控制
9
9
公共汽车
MATCH
9/18/36
I / O
R
I / O
27L
-I / O
35L
BM
SIZE
A
0L
–A
13/14L
[1]
14/15
地址
解码
14/15
真正的双端口
RAM阵列
地址
解码
14/15
14/15
A
0R
–A
13/14R
[1]
打断
SEMAPHORE
仲裁
SEM
L
L
INT
L
[2]
SEM
R
R
INT
R
M / S
[2]
注意事项:
1. A
0
–A
13
为16K ;一
0
–A
14
对于32K器件。
2. BUSY是在主模式下的输出和输入从机模式。
有关最新信息,请访问赛普拉斯网站www.cypress.com
赛普拉斯半导体公司
• 3901北一街•圣何塞• CA 95134 • 408-943-2600
文件编号: 38-06055牧师**
修订后的2001年9月7日