欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C64613-128NC 参数 Datasheet PDF下载

CY7C64613-128NC图片预览
型号: CY7C64613-128NC
PDF下载: 下载PDF文件 查看货源
内容描述: EZ- USB FX USB微控制器 [EZ-USB FX USB Microcontroller]
分类和应用: 微控制器
文件页数/大小: 42 页 / 288 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C64613-128NC的Datasheet PDF文件第2页浏览型号CY7C64613-128NC的Datasheet PDF文件第3页浏览型号CY7C64613-128NC的Datasheet PDF文件第4页浏览型号CY7C64613-128NC的Datasheet PDF文件第5页浏览型号CY7C64613-128NC的Datasheet PDF文件第7页浏览型号CY7C64613-128NC的Datasheet PDF文件第8页浏览型号CY7C64613-128NC的Datasheet PDF文件第9页浏览型号CY7C64613-128NC的Datasheet PDF文件第10页  
CY7C64613
1.3
其他资源
的EZ -USB FX其他信息来源包括:
• EZ -USB FX技术参考手册( TRM ) ,版本1.2或更高版本
• CY3671 EZ -USB FX开发工具包
•该网站www.cypress.com ,其中包括对很多参考设计,如USB大容量存储信息
器, ADSL调制解调器, MPEG.2播放器等
2.0
2.1
功能概述
微处理器
在CY7C64613采用12 MHz晶振的低EMI 。一个内部振荡器和PLL通过开发一个内部48 MHz时钟的使用
在USB串行接口引擎和8051微处理器。 8051可以在任24 MHz或48 MHz的运行,由一个位控制
在连接到I EEPROM中
2
C兼容总线。默认频率(无连接EEPROM )为24兆赫。
内部微处理器行业标准8051增强功能的增强版本,包括每四个时钟
指令周期操作,第二数据指针,和一个增强的中断系统。 8051包括两个UART ,三
反定时器和256字节的寄存器RAM 。
在EZ -USB系列实现I / O不同于标准8051通过在外部存储器空间的I / O控制寄存器。
在CY7C64613保留此寻址落后的EZ -USB的兼容性,并增加使用来控制I / O寄存器的能力
8051特殊功能寄存器(SFR) 。这提高了I / O访问时间。例如,一个I / O引脚可以使用一个8051进行切换
指令,例如,CPL (位)。
8051 CODE和XDATA存储器由一个内部8 KB的RAM 。这个RAM是通过USB电缆在正常下载
插件,其次是8051启动并执行所下载的代码。这使CY7C64613家庭的“软”操作
特征,从而不需要永久性的存储器如ROM或闪存中。程序代码更新可以容易地进行
在该领域,因为代码被从PC下载,而不是通过物理地改变或重新编程的存储装置。 8051
程序存储器,也可以从连接到I对EEPROM加载
2
上电复位单机使用无C兼容总线
将USB连接。
在CY7C64613的128针版本带来了充分8051的地址和数据总线,以及解码控制信号OE# , CS# ,
RD # , PSEN #和WR #允许外部存储设备无缝连接。在80-和52引脚封装允许小
脚印和更具成本效益的解决方案,对于某些设计,但不具有从外部访问的8051总线。
2.2
USB SIE
在CY7C64613采用EZ -USB系列增强型SIE (串行接口引擎) 。这SIE具有智能执行全
USB枚举,创建一个默认的USB设备使用预定义的端点和其他设置。这种增强的SIE是必不可少的
在实现家庭的软操作,因为它提供了下载前的8051运行的固件的机制。
一旦8051是控制,它可以使用SIE先进的功能,以简化其USB固件。端点零SETUP数据
放置在供方便地访问一个独立的8个字节的RAM空间。 GET_DESCRIPTOR请求是通过使用一种特殊的安装程序简化
数据指针。 8051只加载一个描述符地址,这个16位的寄存器, SIE把剩余的护理
的开销,即,将所述描述成包,通过端点0以响应发送到IN令牌,并且提供所述
必要时握手。 8051可以做其他的琐事,而SIE完成这个USB传输。
2.3
GPIF (通用可编程接口)
在GPIF是一个灵活的8位或16位并行接口由一个用户可编程的矢量集是相同的动作,以一个有限从动
状态机。它允许CY7C64613执行本地总线主控,并且可以实现多种协议,如
ATAPI ,打印机并口, PCMCIA和乌托邦。
GPIF有六个可编程控制输出( CTL ) , 6输出地址( ADR ) ,以及6个通用输入就绪
( RDY ) 。数据总线的宽度可以是8位或16位。每个GPIF指令定义的控制输出的状态,或者确定哪些
声明就绪输入(或多个输入)必须在继续之前。的GPIF指令序列组成一个波形
将要被执行,进行CY7C64613与外部电路之间的期望的数据移动。
2.4
从属的FIFO
许多高带宽USB设计使用USB接口芯片和外部逻辑之间的FIFO ,以匹配数据率,或至
顺利的USB数据传输(其中,正在面向分组的,多发生在突发) 。在CY7C64613移动这个胶合逻辑到
部分,提供4个64字节的内部FIFO的奴隶。在FIFO中还提供了两个重要的接口功能,外部时钟
和总线宽度的转换。
使用外部时钟,外部逻辑(诸如DSP或ASIC )能时钟输入或输出数据的从属FIFO中的控制下,其
自己的时钟,而不是与由CY7C64613 (24或48兆赫)提供的时钟同步。外部提供时钟
文件编号: 38-08005牧师* B
第42 6