欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C63231A-SC 参数 Datasheet PDF下载

CY7C63231A-SC图片预览
型号: CY7C63231A-SC
PDF下载: 下载PDF文件 查看货源
内容描述: 低速USB外设控制器 [Low-speed USB Peripheral Controller]
分类和应用: 控制器
文件页数/大小: 50 页 / 1014 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C63231A-SC的Datasheet PDF文件第2页浏览型号CY7C63231A-SC的Datasheet PDF文件第3页浏览型号CY7C63231A-SC的Datasheet PDF文件第4页浏览型号CY7C63231A-SC的Datasheet PDF文件第5页浏览型号CY7C63231A-SC的Datasheet PDF文件第7页浏览型号CY7C63231A-SC的Datasheet PDF文件第8页浏览型号CY7C63231A-SC的Datasheet PDF文件第9页浏览型号CY7C63231A-SC的Datasheet PDF文件第10页  
的enCoRe ™
USB
CY7C63221/31A
2.0
2.1
功能概述
的enCoRe
USB - 新的USB标准
赛普拉斯已把其在低速USB市场的领导地位与创新的微控制器家族的新成员。
介绍...的enCoRe ™ USB-的“增强的组件减少。 ”赛普拉斯凭借其设计专长的USB解决方案
创建低速USB微控制器家族的新成员,使周边的开发设计新产品以
组件的最小数目。在赛普拉斯的心脏
的enCoRe
USB技术是突破性的设计一个水晶般的
少振荡器。由振荡器集成到芯片中,一个外部晶体或谐振器不再需要。我们也有
在低速USB应用,例如上拉电阻,唤醒电路中常见的集成等外部元件,
和一个3.3V稳压器。所有这些加在一起,以更低的系统成本。
该系列由8位RISC一次性可编程( OTP )微控制器。指令集进行了优化
专为USB和PS / 2操作,虽然微控制器可以用于各种其他的嵌入式应用。
多达10个通用I / O ( GPIO )引脚的功能,支持USB , PS / 2等应用。在I / O引脚进行分组
成两个端口(端口0 〜1 ),其中每个引脚可独立配置为输入,带内部上拉电阻,开漏输出或
传统的CMOS输出可达50 mA输出驱动器可编程驱动强度。此外,每个I / O引脚可被用来
产生一个GPIO中断微控制器。
该微控制器具有一个内部振荡器。与USB通信的存在,内部振荡器可以被设置为精确地
调谐到的USB定时要求( 6兆赫±1.5 %)。该时钟发生器进行了优化,以减少时钟相关的噪音
辐射(EMI ) ,并且提供了6 - MHz和12 MHz的时钟仍然存在内部到微控制器。当使用内部
振荡器, XTALIN和XTALOUT可以配置为附加输入引脚,可以读取在端口2上任选地,外部6-
MHz的陶瓷谐振器可用于在需要时提供更高的精确度参考。
在提供与EPROM的3字节,以减少成本,并具有96字节的数据RAM的堆栈空间,用户变量和
USB端点的FIFO 。
该系列产品包括低电压复位逻辑,一个看门狗定时器,一个向量中断控制器,以及一个12位自由运行定时器。该
低电压复位( LVR)电路检测当电源被施加到所述装置中,复位逻辑到一个已知的状态,并开始执行
在EPROM地址为0x0000的指令。 LVR也将复位时,第五部分
CC
低于操作电压范围。该
看门狗定时器可被用来确保固件程序停止时间超过大约8毫秒。
微控制器支持向量中断控制器7可屏蔽中断。中断源,包括USB巴士 -
复位后, 128 μs至1.024毫秒输出从自由运行的定时器,两个USB端点,一个内部唤醒定时器和GPIO
端口。定时器位导致周期性的中断使能时。该USB端点中断后, USB交易完成
总线。 GPIO端口具有掩蔽来选择GPIO输入可以引起的GPIO中断的电平。对于额外的灵活性,
输入极性转换引起的中断是可编程的,每个GPIO引脚。中断的极性可以是上升的
或下降沿。
自由运行的12位定时器时钟频率为1 MHz时提供两个中断源如上所述( 128
µs
和1.024毫秒)。计时器
可用于通过读取定时器在一个事件的开始和结束测量在固件控制下的事件的持续时间,
和中减去2的值。
在CY7C63221 / 31A包括一个集成的USB串行接口引擎( SIE ) 。硬件支持一个USB设备地址
具有两个端点。在SIE使USB主机集成到微控制器的功能进行通信。一个3.3V
稳压输出引脚提供上拉源,外接USB电阻上的D-引脚。当使用外部电压
调节VREG可配置为输入引脚,可以读取端口2 ( P2.0 ) 。
在USB D +和D-的USB引脚可以交替用作PS / 2 SCLK和SDATA信号,使产品可被设计为
回应USB或PS / 2种操作模式。支持与SCLK和内部上拉电阻的PS / 2操作
SDATA ,禁用调节器输出管脚的能力,并产生一个中断信号的PS / 2活动的开始。无需外部元件
所必需的双USB和PS / 2系统上,并没有GPIO引脚需要专用于模式之间进行切换。慢边缘
率工作在两种模式下,以降低EMI。
文件编号: 38-08028牧师* B
第50 6