欢迎访问ic37.com |
会员登录 免费注册
发布采购

D16450 参数 Datasheet PDF下载

D16450图片预览
型号: D16450
PDF下载: 下载PDF文件 查看货源
内容描述: 可配置的UART [Configurable UART]
分类和应用:
文件页数/大小: 6 页 / 188 K
品牌: DCD [ DIGITAL CORE DESIGN ]
 浏览型号D16450的Datasheet PDF文件第2页浏览型号D16450的Datasheet PDF文件第3页浏览型号D16450的Datasheet PDF文件第4页浏览型号D16450的Datasheet PDF文件第5页浏览型号D16450的Datasheet PDF文件第6页  
D16450
可配置的UART
2.07版本
概观
该D16450是通用的软核
异步接收器/发送器( UART )
功能上等同于TL16C450 。
D16450执行串行 - 并行转换
在数据从一个外设接收到的字符
设备或一个调制解调器,以及并行 - 串行
在数据字符转换,从接收到的
CPU中。 CPU可以阅读完整的
该UART的过程中任何时候的状态
功能操作。状态信息
报告包含的类型和条件
由正在执行传输操作
UART,以及任何错误条件(奇偶校验,
超限,成帧,或打破中断) 。 D16450
包括一个可编程的波特率发生器
其能够将所述定时基准的
通过1除数到时钟输入端(2
16
-1) ,并
产生一个16×时钟用于驱动内部
发射器的逻辑。规定中还包括
以使用该16 ×时钟来驱动接收机
逻辑。该D16450拥有完整的MODEM
控制能力,以及一个处理器中断
系统。中断可以被编程到
用户的要求,最大限度地减少了计算
来处理该通信链路需要。
独立的波特率CLK行允许设置一个
精确的传输速度,而在UART
内部逻辑的时钟与CPU
频率
其核心是完美的应用程序,其中
UART内核和微控制器的时钟
由相同的时钟信号,并实现
相同的ASIC或FPGA芯片,以及内部
本文档中提及的所有商标
是其各自所有者的商标。
http://www.DigitalCoreDesign.com
http://www.dcd.pl
作为独立的实现,其中
若干个UART都必须
在单个芯片内实现,并且从动
通过一些片外设备。由于通用
接口D16450核心实现和
验证是非常简单的,通过消除
时钟树中的完整的系统数量。
主要特点
软件与16450兼容的UART
配置功能
单独配置的波特率时钟线
多数表决逻辑
添加或删除标准异步
通信位(开始,停止和奇偶校验)
到或从串行数据
在UART模式接收器和发射器
是双缓冲,以消除需要
CPU之间的精确同步
和串行数据
独立控制的发送,接收,
行状态,和数据组中断
错误的起始位检测
16位可编程的波特率发生器
MODEM控制功能( CTS , RTS ,
DSR , DTR , RI和DCD )
版权所有1999-2007 DCD - 数字内核设计。版权所有。