欢迎访问ic37.com |
会员登录 免费注册
发布采购

HT1660_06 参数 Datasheet PDF下载

HT1660_06图片预览
型号: HT1660_06
PDF下载: 下载PDF文件 查看货源
内容描述: 96x32 LCD控制器I / O的MCU [96x32 LCD Controller for I/O MCU]
分类和应用: 控制器
文件页数/大小: 19 页 / 191 K
品牌: HOLTEK [ HOLTEK SEMICONDUCTOR INC ]
 浏览型号HT1660_06的Datasheet PDF文件第5页浏览型号HT1660_06的Datasheet PDF文件第6页浏览型号HT1660_06的Datasheet PDF文件第7页浏览型号HT1660_06的Datasheet PDF文件第8页浏览型号HT1660_06的Datasheet PDF文件第10页浏览型号HT1660_06的Datasheet PDF文件第11页浏览型号HT1660_06的Datasheet PDF文件第12页浏览型号HT1660_06的Datasheet PDF文件第13页  
HT1660
Display Memory
-
RAM Structure
The static display RAM is organized into 768´4 bits and stores the display data. The contents of the RAM are directly
mapped to the contents of the LCD driver. Data in the RAM can be accessed by the READ, WRITE and
READ-MODIFY-WRITE commands. The following is a mapping from the RAM to the LCD patterns.
00H
COM0
COM1
COM2
COM3
COM4
COM5
COM6
COM7
COM8
COM9
COM10
COM11
COM12
COM13
COM14
COM15
COM16
COM17
COM18
COM19
COM20
COM21
COM22
COM23
COM24
COM25
COM26
COM27
COM28
COM29
COM30
COM31
Bit0
Bit1
Bit2
Bit3
01H
Bit0
Bit1
Bit2
Bit3
02H
Bit0
Bit1
Bit2
Bit3
03H
Bit0
Bit1
Bit2
Bit3
04H
Bit0
Bit1
Bit2
Bit3
05H
Bit0
Bit1
Bit2
Bit3
06H
Bit0
Bit1
Bit2
Bit3
07H
Bit0
Bit1
Bit2
Bit3
SEG0
08H
Bit0
Bit1
Bit2
Bit3
09H
Bit0
Bit1
Bit2
Bit3
0AH
Bit0
Bit1
Bit2
Bit3
0BH
Bit0
Bit1
Bit2
Bit3
0CH
Bit0
Bit1
Bit2
Bit3
0DH
Bit0
Bit1
Bit2
Bit3
0EH
Bit0
Bit1
Bit2
Bit3
0FH
Bit0
Bit1
Bit2
Bit3
SEG1
10H
Bit0
Bit1
Bit2
Bit3
11H
Bit0
Bit1
Bit2
Bit3
12H
Bit0
Bit1
Bit2
Bit03
13H
Bit0
Bit1
Bit2
Bit3
14H
Bit0
Bit1
Bit2
Bit3
15H
Bit0
Bit1
Bit2
Bit3
16H
Bit0
Bit1
Bit2
Bit3
17H
Bit0
Bit1
Bit2
Bit3
SEG2
SEG3
SEG92
1FH
27H - - - - - - - - - 2DFH
2E7H
1EH
26H- - - - - - - - - 2DEH
2E6H
1DH
25H- - - - - - - - - 2DDH
2E5H
1CH
24H- - - - - - - - - 2DCH
2E4H
1BH
23H- - - - - - - - - 2DBH
2E3H
1AH
22H- - - - - - - - - 2DAH
2E2H
19H
21H - - - - - - - - - 2D9H
2E1H
18H
20H - - - - - - - - - 2D8H
2E0H
2E8H
Bit0
Bit1
Bit2
Bit3
2E9H
Bit0
Bit1
Bit2
Bit3
2EAH
Bit0
Bit1
Bit2
Bit3
2EBH
Bit0
Bit1
Bit2
Bit3
2ECH
Bit0
Bit1
Bit2
Bit3
2EDH
Bit0
Bit1
Bit2
Bit3
2EEH
Bit0
Bit1
Bit2
Bit3
2EFH
Bit0
Bit1
Bit2
Bit3
SEG93
2F0H
Bit0
Bit1
Bit2
Bit3
2F1H
Bit0
Bit1
Bit2
Bit3
2F2H
Bit0
Bit1
Bit2
Bit3
2F3H
Bit0
Bit1
Bit2
Bit3
2F4H
Bit0
Bit1
Bit2
Bit3
2F5H
Bit0
Bit1
Bit2
Bit3
2F6H
Bit0
Bit1
Bit2
Bit3
2F7H
Bit0
Bit1
Bit2
Bit3
SEG94
2F8H
Bit0
Bit1
Bit2
Bit3
2F9H
Bit0
Bit1
Bit2
Bit3
2FAH
Bit0
Bit1
Bit2
Bit3
2FBH
Bit0
Bit1
Bit2
Bit3
2FCH
Bit0
Bit1
Bit2
Bit3
2FDH
Bit0
Bit1
Bit2
Bit3
2FEH
Bit0
Bit1
Bit2
Bit3
2FFH
Bit0
Bit1
Bit2
Bit3
SEG95
96´32 Selection Mode RAM Mapping Table
Rev. 1.30
9
April 13, 2006