HD74HC166
并联负载8位移位寄存器
REJ03D0582-0300
Rev.3.00
2006年1月31日
描述
该装置是一个8位的移位寄存器,从最后一级的输出。数据可以被加载到在寄存器
并行或串行形式。当移位/负载输入为低时,数据被异步加载并联。当
移位/负载输入为高时,数据被串行地加载上的任一时钟禁止或时钟的上升沿。明确的是
异步和低电平有效。
在二输入NOR时钟可以通过组合两个独立的时钟源,或通过指定的一个来使用,也可以
时钟输入到充当时钟禁止。
特点
•
•
•
•
•
•
高速运行:吨
pd
(时钟到Q
H
) = 14 ns的典型值(C
L
= 50 pF的)
高输出电流: 10输入通道负载扇出
宽工作电压: V
CC
= 2至6 V
低输入电流: 1
µA
最大
低静态电源电流:I
CC
(静态) = 4
µA
MAX( TA = 25 ° C)
订购信息
部件名称
HD74HC166P
HD74HC166FPEL
套餐类型
DILP - 16针
SOP- 16引脚( JEITA )
封装代码
(以前的代码)
PRDP0016AE-B
(DP-16FV)
PRSP0016DH-B
(FP-16DAV)
包
缩写
P
FP
—
EL ( 2000个/卷)
大坪缩写
(数量)
注:请咨询售楼处为上述方案的可用性。
功能表
输入
明确
移位/负载
时钟
抑制
并行
时钟
串行
一... ħ
内部输出
Q
A
Q
B
L
Q
B0
b
Q
An
Q
An
Q
B0
产量
Q
H
L
Q
H0
h
Q
Gn
Q
Gn
Q
H0
L
X
X
X
X
X
L
H
X
L
L
X
X
Q
A0
X
一... ħ
a
H
L
L
H
X
H
H
H
L
L
X
L
H
H
L
X
X
Q
A0
H
X
H
Q
Ao
以Q
Ho
=输出保持不变。
Q
An
以Q
Gn
=数据来自前级的移上在时钟输入的上升沿。
H:
高层
L:
低层
X:
不相干
Rev.3.00 , 2006年1月31日第1页6