欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY2SSTV855ZXCT 参数 Datasheet PDF下载

CY2SSTV855ZXCT图片预览
型号: CY2SSTV855ZXCT
PDF下载: 下载PDF文件 查看货源
内容描述: 差分时钟缓冲器/驱动器 [Differential Clock Buffer/Driver]
分类和应用: 驱动器时钟
文件页数/大小: 6 页 / 93 K
品牌: SPECTRALINEAR [ SPECTRALINEAR INC ]
 浏览型号CY2SSTV855ZXCT的Datasheet PDF文件第1页浏览型号CY2SSTV855ZXCT的Datasheet PDF文件第2页浏览型号CY2SSTV855ZXCT的Datasheet PDF文件第3页浏览型号CY2SSTV855ZXCT的Datasheet PDF文件第4页浏览型号CY2SSTV855ZXCT的Datasheet PDF文件第6页  
CY2SSTV855
绝对最大条件
[3]
输入相对于V电压
SS
:............................... V
SS
– 0.3V
输入相对于V电压
DDQ
或AV
DD
: ............. V
DD
+ 0.3V
存储温度: -65 ................................ C到+ 150℃
工作温度: ................................ -40°C至+ 85°C
最大电源: .............................................. 3.5V ..
该器件包含电路,以保护输入对
损坏,由于高静电压或电场;不过,
应采取预防措施,以避免应用程序的任何
电压大于最大额定电压至该电路更高。
为了正常工作,V
in
和V
OUT
应限制到
范围:
V
SS
& LT ; (V
in
或V
OUT
) & LT ; V
DD
.
未使用的输入必须始终连接到一个适当的逻辑
电压电平(或V
SS
或V
DD
).
DC电气规格
(
AV
DD
= V
DDQ
= 2.5V ±5% ,T
A
= -40 ° C至+ 85°C )
[4]
参数
V
ID
V
IX
I
IN
I
OL
I
OH
V
OL
V
OH
V
OUT
V
OC
I
OZ
I
DDQ
I
DD
CIN
描述
差分输入电压
[5]
条件
CLKINT , FBINT
分钟。
0.36
(V
DDQ
/2) –
0.2
–10
26
–18
1.7
1.1
(V
DDQ
/2) –
0.2
典型值。
V
DDQ
/2
35
–32
V
DDQ
/2
马克斯。
V
DDQ
+ 0.6
(V
DDQ
/2) +
0.2
10
0.6
V
DDQ
– 0.4
(V
DDQ
/2) +
0.2
10
300
12
单位
V
V
µA
mA
mA
V
V
V
V
µA
mA
mA
pF
差分输入电压穿越
[6]
CLKTIN , FBINT
输入电流
输出低电流
输出高电流
输出低电压
输出高电压
输出电压摆幅
[7]
输出电压穿越
[8]
高阻抗输出电流
动态电源电流
[9]
PLL电源电流
输入引脚电容
V
O
= GND或V
O
= V
DDQ
V
DDQ
= 170兆赫
AV
DD
V
IN
= 0V或V
IN
= V
DDQ
, CLKINT ,
FBINT
V
DDQ
= 2.375V, V
OUT
= 1.2V
V
DDQ
= 2.375V, V
OUT
= 1V
V
DDQ
= 2.375V ,我
OL
= 12毫安
V
DDQ
= 2.375V ,我
OH
= -12毫安
–10
235
9
4
AC电气规格
(
AV
DD
= V
DDQ
= 2.5V ±5% ,T
A
= -40 ° C至+ 85°C )
[10, 11]
参数
f
CLK
t
DC
t
LOCK
t
SL ( O)
t
PZL
, t
PZH
t
PLZ
, t
PHZ
t
CCJ
t
JITT ( H- PER )
描述
工作时钟频率
输入时钟的占空比
[12]
最大PLL锁定时间
时钟输出摆率
输出使能时间(所有输出)
[13]
输出禁止时间(所有输出)
[13]
循环周期抖动
半周期抖动
条件
AV
DD
= 2.5V
0.2V
分钟。
60
40
典型值。
马克斯。
170
60
100
2
单位
兆赫
%
µs
V / ns的
ns
ns
20 %至80%的VOD
1
30
10
˚F > 66兆赫
˚F > 66兆赫
–100
–100
100
100
ps
ps
注意事项:
3.
多个电源:
对任何输入或I / O引脚上的电压不能超过电期间的电源引脚。电源排序不是必需的。
4.未使用的输入必须保持高电平或低电平,以防止它们飘浮。
5.差分输入信号电压指定的电压差| VTR - VCP |需要切换,其中VTR是真正的输入电平与VCP的完井
甘南输入电平。
6.差分交叉点输入电压预计追踪V
DDQ
并且是在该差分信号必须穿越的电压。
7.对于负载条件参见
图6 。
8. V的值
OC
预计是| VTR + VCP | / 2 。在情况下,每个时钟的直接端接由一个120的电阻。看
图6 。
9.所有输出切换装有16 pF的60个环境。看
图6 。
10.参数由设计和特性保证。不是100 %生产测试。
11. PLL能够满足指定的参数,同时支持SSC合成器与调制频率30 kHz和33.3 kHz的带的
-0.5 % downspread
12.虽然脉冲歪斜是在频率几乎恒定,占空比误差在较高的频率增加。这是由于下式:占空比=吨
WH
/t
C
,
其中,循环时间(t
C
)随着频率上升。
13.指非反相输出的过渡。
14.所有差动输入和输出端分别终止于十六分之一百二十零pF的如图
图6 。
1.0版, 2006年11月21日
分页: 5 6