欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY2SSTV857LFI-32T[15] 参数 Datasheet PDF下载

CY2SSTV857LFI-32T[15]图片预览
型号: CY2SSTV857LFI-32T[15]
PDF下载: 下载PDF文件 查看货源
内容描述: 差分时钟缓冲器/驱动器DDR400 / PC3200兼容 [Differential Clock Buffer/Driver DDR400/PC3200-Compliant]
分类和应用: 驱动器双倍数据速率PC时钟
文件页数/大小: 8 页 / 109 K
品牌: SPECTRALINEAR [ SPECTRALINEAR INC ]
 浏览型号CY2SSTV857LFI-32T[15]的Datasheet PDF文件第1页浏览型号CY2SSTV857LFI-32T[15]的Datasheet PDF文件第2页浏览型号CY2SSTV857LFI-32T[15]的Datasheet PDF文件第3页浏览型号CY2SSTV857LFI-32T[15]的Datasheet PDF文件第4页浏览型号CY2SSTV857LFI-32T[15]的Datasheet PDF文件第5页浏览型号CY2SSTV857LFI-32T[15]的Datasheet PDF文件第7页浏览型号CY2SSTV857LFI-32T[15]的Datasheet PDF文件第8页  
CY2SSTV857-32
绝对最大条件
[2]
输入相对于V电压
SS
:............................... V
SS
– 0.3V
输入相对于V电压
DDQ
或AV
DD
: ........... V
DDQ
+ 0.3V
存储温度: ................................ -65° C至+ 150°C
工作温度: ................................ -40 ° C至+ 85°C
最大电源: .............................................. 3.5V ..
该器件包含电路,以保护输入对
损坏,由于高静电压或电场;不过,
应采取预防措施,以避免应用程序的任何
电压大于最大额定电压至该电路更高。
为了正常工作,V
in
和V
OUT
应限制到
范围:
V
SS
& LT ; (V
in
或V
OUT
) & LT ; V
DDQ
.
未使用的输入必须始终连接到一个适当的逻辑
电压电平(或V
SS
或V
DDQ
).
分钟。
2.375
0.7 × V
DDQ
[4]
DC电气规格
[3]
参数
V
DDQ
V
IL
V
IH
V
ID
V
IX
I
IN
I
OL
I
OH
V
OL
V
OH
V
OUT
V
OC
I
OZ
I
DDQ
I
DD
I
DDS
CIN
描述
电源电压
输入低电压
输入高电压
差分输入电压
CLK , FBIN
CLK , FBIN
差分输入隧道
电压
[5]
输出低电流
输出高电流
输出低电压
输出高电压
输出电压摆幅
[6]
输出电压穿越
[7]
操作
PD #
条件
典型值。
马克斯。
2.625
0.3 × V
DDQ
V
DDQ
+ 0.6
(V
DDQ
/2) + 0.2
10
0.6
V
DDQ
– 0.4
(V
DDQ
/2) + 0.2
10
300
12
100
3.5
单位
V
V
V
V
V
µA
mA
mA
V
V
V
V
µA
mA
mA
µA
pF
0.36
(V
DDQ
/2) – 0.2 V
DDQ
/2
–10
26
28
1.7
1.1
–10
2
35
–32
235
9
输入电流[ CLK , FBIN , PD # ] V
IN
= 0V或V
IN
= V
DDQ
V
DDQ
= 2.375V, V
OUT
= 1.2V
V
DDQ
= 2.375V, V
OUT
= 1V
V
DDQ
= 2.375V ,我
OL
= 12毫安
V
DDQ
= 2.375V ,我
OH
= -12毫安
(V
DDQ
/2) – 0.2 V
DDQ
/2
所有V
DDQ
, F
O
= 200兆赫
V
DDA
PD # = 0和CLK / CLK # = 0兆赫
高阻抗输出电流V
O
= GND或V
O
= V
DDQ
动态供应
当前
[8]
PLL电源电流
待机电源电流
输入引脚电容
AC电气规格
[9, 10]
参数
f
CLK
t
DC
t
LOCK
D
TYC
谢瑞麟( O)
t
PZL
, t
PZH
t
PLZ
, t
PHZ
描述
工作时钟频率
输入时钟的占空比
最大PLL锁定时间
占空比
[11]
条件
AV
DD
, V
DDQ
= 2.6V
0.1V
分钟。
60
40
典型值。
50
3
3
马克斯。
230
60
100
51
52
2
25
8
单位
兆赫
%
s
%
%
V / ns的
ns
ns
60兆赫至100兆赫
101 MHz至170 MHz的
视频点播的20%-80%
49
48
1
时钟输出摆率
输出使能时间
[12]
(所有输出)
输出禁止时间
[12]
(所有输出)
注意事项:
2.多个耗材:在任何输入或I / O引脚上的电压不能超过电期间的电源引脚。电源排序不是必需的。
3.未使用的输入必须保持高电平或低电平,以防止它们飘浮。
4.差分输入信号电压指定的差分电压切换所需要的,在这里的VTR是实际的输入电平的VTR - VCPI和VCP是互补
输入电平。看
图6 。
5.差分交叉点输入电压预计追踪V
DDQ
并且是在该差分信号必须穿越的电压。
6.对于负载条件参见
图6 。
7. VOC的值预计是( VTR + VCP )/ 2。在情况下,每个时钟的直接端接由一个120的电阻。看
图6 。
8.所有输出开关负载14 pF的60个环境。看
图6 。
9.参数由设计和特性保证。不是100 %生产测试。
10. PLL能够满足指定的参数,同时支持SSC合成器与调制频率30 kHz和50 kHz之间的一个向下的
传播或-0.5 % 。
11.虽然脉冲偏移是在频率几乎恒定,占空比误差在较高的频率增加。这是由于下式:占空比=吨
世界遗产
/t
C
,
其中,周期时间(TC)随着频率上升。
12.指非反相输出的过渡。
1.0版, 2006年11月21日
第6页共8