欢迎访问ic37.com |
会员登录 免费注册
发布采购

W254B 参数 Datasheet PDF下载

W254B图片预览
型号: W254B
PDF下载: 下载PDF文件 查看货源
内容描述: 133MHz的扩频FTG移动奔腾III平台 [133MHz Spread Spectrum FTG for Mobile Pentium㈢ III Platforms]
分类和应用:
文件页数/大小: 16 页 / 235 K
品牌: SPECTRALINEAR [ SPECTRALINEAR INC ]
 浏览型号W254B的Datasheet PDF文件第2页浏览型号W254B的Datasheet PDF文件第3页浏览型号W254B的Datasheet PDF文件第4页浏览型号W254B的Datasheet PDF文件第5页浏览型号W254B的Datasheet PDF文件第6页浏览型号W254B的Datasheet PDF文件第7页浏览型号W254B的Datasheet PDF文件第8页浏览型号W254B的Datasheet PDF文件第9页  
W254B
W254B
133MHz的扩频FTG移动奔腾III平台
特点
•采用Cypress的传播最大化EMI抑制
频谱技术( -0.5 %和± 0.5 % )
•单芯片系统FTG移动
•两个CPU输出
•七份PCI时钟(一个自由运行)
•七SDRAM时钟( 1 DCLK的记忆中枢)
•两份48 MHz时钟(非扩频)
对于USB参考输入和视频点时钟优化
•三3V66 Hublink / AGP输出
•一个VCH时钟( 48 MHz的非SSC或66.67 MHz的SSC )
•一个APIC输出
•一个缓冲基准输出
•支持频率高达133 MHz的
• SMBus接口进行编程
•电源管理控制输入
英特尔
®
平台
关键的特定连接的阳离子
CPU , SDRAM输出的周期到周期抖动: .............. 250 PS
APIC , 48兆赫, 3V66 , PCI输出
周期到周期抖动: ........................................... ........ 500 PS
CPU输出偏斜: .............................................. ........ 150 PS
3V66输出偏斜: .............................................. ....... 175 PS
APIC , SDRAM输出偏斜: ...................................... 250 PS
PCI输出偏斜: .............................................. .......... 500 PS
VDDQ3 ( REF , PCI , 3V66 , 48 MHz的SDRAM ) : ......... 3.3V ± 5 %
VDDQ2 ( CPU , APIC ) : ........在可选择的频率2.5V ± 5 %
表1.引脚可选频率
输入
地址
FS1 FS0
0
0
0
1
1
0
1
1
输出频率
SDRAM 48MHz的PCI APIC REF 3V66
100
48
33
14.318 66
100
兆赫
兆赫
兆赫兆赫
133
100
中央处理器
66
100
133
133
框图
X1
X2
引脚配置
PLL的参考频率
VDD_REF
REF
XTAL
OSC
PLL 1
分频器
停止
时钟
控制
VDD_CPU
中央处理器
CPU_F
CPU_STP #
VDD_APIC
APIC
VDD_SDRAM
DCLK
SDRAM0 : 5
VDD_PCI
PCI_F/FS0
PWR_DWN #
停止
时钟
控制
PCI1/FS1
PCI2 : 6
PCI_STP #
VDD_3V66
3V66_0:1
3V66_AGP
VDD_48
VDD_REF
X1
X2
GND_REF
GND_PCI
PCI_F/FS0^
PCI1/FS1^
PCI2
VDD_PCI
PCI3
PCI4
PCI5
PCI6
VDD_3V66
3V66_0
3V66_1
3V66_AGP
GND_3V66
VCH_CLK
GND_48
USB
DOT
VDD_48
GND_CORE
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
REF
APIC
VDD_APIC
VDD_CPU
中央处理器
CPU_F
GND_CPU
GND_SDRAM
SDRAM0
SDRAM1
VDD_SDRAM
SDRAM2
SDRAM3
GND_SDRAM
SDRAM4
SDRAM5
DCLK
VDD_SDRAM
CPU_STP #
PCI_STP #
PWR_DWN #
SCLK
SDATA
VDD_CORE
PLL2
USB ( 48MHz的)
DOT ( 48MHz的)
注意:
1.内部上拉或下拉电阻上存在输入
标有*或^分别。设计不应该仅仅依赖
在内部上拉或下拉电阻来设置I / O引脚高
或分别低。
W254B
SDATA
SCLK
SMBUS
逻辑
VCH_CLK
1.0版, 2006年11月20日
2200 LAURELWOOD路,圣克拉拉, CA 95054
联系电话: ( 408 ) 855-0555
传真: ( 408 ) 855-0550
第16页1
www.SpectraLinear.com