欢迎访问ic37.com |
会员登录 免费注册
发布采购

WM8521HCGED/RV 参数 Datasheet PDF下载

WM8521HCGED/RV图片预览
型号: WM8521HCGED/RV
PDF下载: 下载PDF文件 查看货源
内容描述: 并集成了输出阶段2VRMS线路输出的立体声DAC [Stereo DAC with Integrated Output Stage for 2Vrms LINE OUT]
分类和应用:
文件页数/大小: 20 页 / 258 K
品牌: WOLFSON [ WOLFSON MICROELECTRONICS PLC ]
 浏览型号WM8521HCGED/RV的Datasheet PDF文件第4页浏览型号WM8521HCGED/RV的Datasheet PDF文件第5页浏览型号WM8521HCGED/RV的Datasheet PDF文件第6页浏览型号WM8521HCGED/RV的Datasheet PDF文件第7页浏览型号WM8521HCGED/RV的Datasheet PDF文件第9页浏览型号WM8521HCGED/RV的Datasheet PDF文件第10页浏览型号WM8521HCGED/RV的Datasheet PDF文件第11页浏览型号WM8521HCGED/RV的Datasheet PDF文件第12页  
WM8521
主时钟时序
t
MCLKL
MCLK
t
MCLKH
t
MCLKY
生产数据
图1主时钟时序要求
测试条件
AVDD = 12V , DVDD = 3.3V , AGND / DGND = 0V ,T
A
= +25
o
C, FS = 48kHz的, MCLK = 256fs除非另有说明。
参数
系统时钟时序信息
MCLK主时钟脉冲宽度
MCLK主时钟脉冲宽度
MCLK主时钟周期时间
MCLK占空比
从MCLK停下来的时间
数字复位
t
MCLKH
t
MCLKL
t
MCLKY
11
11
28
40:60
1.5
60:40
12
µs
ns
ns
ns
符号
测试条件
典型值
最大
单位
数字音频接口
BCH
BCLK
BCY
LRCLK
DS
DIN
DH
图2数字音频数据时序
测试条件
AVDD = 12V , DVDD = 3.3V , AGND / DGND = 0V ,T
A
= +25
o
C, FS = 48kHz的, MCLK = 256fs除非另有说明。
参数
BCLK周期时间
BCLK脉冲宽高
BCLK脉冲宽度低
LRCLK设置时间到BCLK
上升沿
LRCLK的保持时间
BCLK上升沿
DIN建立时间到BCLK
上升沿
DIN保持时间从BCLK
上升沿
符号
t
BCY
t
BCH
t
BCL
t
LRSU
t
LRH
t
DS
t
DH
测试条件
50
20
20
10
10
10
10
典型值
最大
单位
ns
ns
ns
ns
ns
ns
ns
音频数据输入时序信息
LRH
LRSU
BCL
w
PD版本4.1 2006年8月
8