欢迎访问ic37.com |
会员登录 免费注册
发布采购

SiP(系统级封装)技术的应用与发展趋势(上)

日期:2007-4-29标签: (来源:互联网)
美国amkor公司 christopher m.scanlan和nozad karim

一、sip技术的产生背景

系统级封装sip(system-in-package)是将一个电子功能系统,或其子系统中的大部分内容,甚至全部都安置在一个封装内。这个概念看起来很容易理解,熟悉封装技术,又对电子装置或电子系统有所了解的人们一般都能够理解sip的含义。但是如果试图对sip使用严格的名词术语,进行精确的定义,却非常困难。sip这一术语出现至今,虽然已经有好几年了,但是仍然没有,能够被广泛认同的定义;一般只是指出其包含的内容,或者指出其所具有的特征。amkor公司认为sip技术包括以下内容,或具有以下特征:

●sip技术应包括芯片级的互连技术。换句话说,即它可能采用反转芯片(nip-chip)键合,引线键合,tab,或其它可直接连接至ic芯片的互连技术。但是很明显它并未将小型smt线路板的装配技术列入sip技术的范畴。

●一般地说sip技术在物理尺寸方面力求小型化。

●sip中经常包含有无源元件。这些无源元件可能是采用表面安装技术安置的分立元件,也可能是被嵌入在衬底材料上,或者甚至就是在衬底材料上制作的。

●通常包含有若干个ic芯片。

●sip系统通常是功能比较完整的系统,或子系统。因此,系统级封装内也可能包含有其它的部件,例如:基座,顶盖,rf屏蔽,接插件,天线,电池组等。

人们经常把sip与当前的热门课题二系统级芯片(soc)相提并论。尽管soc具有许多优点,并且也一直是若干年来,许多ic制造厂商集中努力的方向;但是从本质上讲,soc所遇到的最大限制是工艺的兼容性,即在加工过程中晶圆的所能够累计兼容的加工工艺种类。因此不难看出,soc上所能够集成的系统功能,也将受到soc设计中所能够集成进来的ic类型的限制。另外,由于某些加工工艺的要求是互相矛盾的,为了兼容不同的工艺往往需要作出一些折衷平衡,不能使各部分功能部件的性能发挥到极点,因此soc往往不能达到可能的最佳性能。而sip则没有这样的限制。所封装的各种类型的ic芯片都可以分别采用最佳的工艺制作,不同工艺类型的ic芯片一般都可以很容易地封装在一起(例如cmos的数字ic,和gaashbt射频ic等)。

从市场需求角度来看,以下因素在推动着sip迅猛发展。它们是:

●产品尺寸的小型化。将众多ic芯片和零部件一同封装在一个封装内可以显著地缩小系统或子系统的尺寸。

●缩短上市时间。sip的开发与加工时间比soc要快得多;如果需要改进也可以很快实现。而对于soc则会“牵一发而动千钧”,无论是设计开发,加工制造,或者修改都十分困难。sip在系统级线路板层次进行调试和查错,也容易得多,这在rf应用方面,(例如对于无线电话手机的应用)具有重要意义。

●采用sip实现方案时,由于将系统母板上的许多复杂的布线转移到封装的衬底上去解决了,因此显著地降低了母板的复杂程度。通常可以减少母板的层数,简化整机系统的设计。

●某些性能得以提高。例如,由于在sip内部缩短了逻辑线路与存储器之间的距离,因而asic,cpu与存储器之间的数据传输速率得以提高。另外,由于缩短了ic芯片之间连接线的长度,减少了电容负载,从而使得功率消耗也得以降低。

●对于rf与无线应用的sip,其封装在本质上就是其线路的一部分;因此封装设计,以及封装材料的选择寸附口rf的线路功能密切相关。

●对于一些完整的,可以“即插即用”的sip解决方案,例如蓝牙或照相功能模块;系统整机设计人员几乎可以毫不费力地就将它们加进系统中去。

●降低整个系统的成本。一般说来经过优化的sip解决方案,与采用分立器件的方案相比,一般都可以明显地降低整机的成本。

●采用sip以后,系统设计人员一般都可以分别优化各个ic芯片的加工工艺,最充分地发挥各个芯片的性能特点。soc和sip是互相排斥的,但是sip在ic的功能划分方面,具有更大的灵活性,可以更好地优化性能,降低成本。

二、sip的应用

sip技术是在继承smt和ic两种技术的基础上发展起来的;它从两方面都有所借鉴。虽然mcm和sip技术也存在一些共同之处,但是在历史渊源方面,实际上sip无论是和混合集成电路,或者和高性能mcm的开发历史寸p没有什么共同之处。当人们一想到混合集成电路就会联想到模块,并且会想到这些模块通常采用价格不菲的陶瓷衬底;同时也会想到这些模块的产量都不高,多芯片模块mcm(muhichipmodule)技术,以前一直都仅仅应用于高性能整机产品,例如被富士通或ibm的大型计算机系统中的cpu所采用。这些类型的mcm一般都非常复杂,而且价格也非常昂贵。例如,ibm 4300计算机所使用的mcm,采用的是玻璃陶瓷的衬底,有40多层,mcm中包含有25种ic。

sip并没有从混合集成电路或者mcm技术的历史上借鉴了多少。它更多地是在大批量,低成本的主流ic装配生产技术,和表面安装技术的基础上发展起来的。它采用ic装配技术,将ic芯片连接到sip衬底上,采用smt技术将无源元件以及其它和smt技术兼容的零部件(例如接插件)安置到sip衬底上。

sip在工业界的应用越来越广,但是sip一般都是尽可能地利用现有的技术(材料,设备,和工艺流程),以保持sip的低成本优势,支持大批量生产。

2.1 sip在rf/无线电方面的应用

当今的无线电市场,在很大程度上受到无线电话产业的推动。产品的成本,尺寸,性能以及上市时间则是主要的推动因素。许多公司例如爱立信和摩托罗拉公司都在改变其垂直生产系统,在为其电话手机的生产寻找另外的生产基地。随着外加工oem日益增加,以及随着中国市场的兴起,出现越来越多的在中国制造的产品,手机的制造对于生产人员在工程技术水平方面的要求也越来越低。并且手机本身为了适应2.5g和3g的要求,又需要支持比较高数据传输速率,还需要增加蓝牙之类的应用功能;最后还要求在增加功能,提高性能以后仍能保持成本不上升;同时在更小的体积内实现同样功能,达到同样或更好的性能。在更短的时间内引入更小,更鼠更轻,同时又具备功能更多的产品,已经成为生产厂家必须保持的竞争优势。

此外,由于蓝牙目前在手机中越来越多地被广泛采用,它本身也需要能够达到市场对手机的要采同时,如果把蓝牙作为一个单独的无线产品来观察,它对成本的要求也十分敏感。目前市场上出现的蓝牙产品,它们所采用的sip大致可分为以下三种类型:

1.sip中仅仅包括rfic。 在这种情况下,蓝牙的dsp功能部分被划分在手机的基带线路内,而将蓝牙的rfic部分单独封装;

2.全部功能的单芯片或多芯片sip是将rf,基带功能线路,以及快闪存储芯片都封装在一个sip模块内。在这种情况下,根据ic划分的区别,sip的解决方式也不相同,又可以有许多种解决的方案;

3.天线也包括在内的即插即用方案。这种解决方式比较适合于对rf技术经验比较少,而又希望在手机上安装蓝牙的oem用户。由于大多数蓝牙的解决方案,都是采用cmos工艺技术设计的,需要对发射和接收部分的i/o仔细安排。为了防止互相之间出现不良的影响往往需要安装屏蔽和带通滤波器,以便既能够实现蓝牙的功能,同时又能够满足无线电管理部门的规定要求。 除了手机以外,还有一些其它的整机产品也需要安装蓝牙模块。如果这些应用产品的开发人员对于rf技术的经验也比较少时,同样也要求蓝牙,能够成为一个独立的无线电部件。这样用户就能够十分方便地加以利用了。这时,就要求能够将天线,屏蔽部件,支持线路,以及芯片都能够包括在一个封装内。这样的蓝牙部件,现在正在开发之中,amkor公司正在和客户一起共同开发这方面的产品。

目前无线电话手机的发展趋势,是实现模块化。首先将手机的零部件集成为3-4个模块,然后再逐步集成成为一个手机模块。手机厂商一般都首先考虑,将sip应用在发射部分的功率放大级pa。以前的pa解决方案都是应用分立器件,而将阻抗匹配线路和控制线路安置在母板上。当前的sippa解决方案,一般都将匹配阻抗做在sip以内。并且sip能够提供适合rf应用的i/o。这样可以显著地简化整机制造中的操作,避免不必要的返修。所采用的衬底既有陶瓷,也有多层线路板。但是从发展趋势看,人们倾向于采用多层板。预计不久就会将屏蔽部件,也集成在pasip内,以进一步简化装配操作,减少后勤供应工作量。

在完成pa集成以后,不少厂商希望对手机中的基带功能线路进行集成。集成的基带模块一般包括有基带引擎,sram,闪存,bai,以及一些无源元件。要求在手机的前端模拟线路改变时,能够迅速组成并提供相适应的引擎功能线路。将芯片叠加主要是为了减少面积。可以根据对散热与布线的情况,将2-3个芯片相叠加。这种解决方案可以将大多数系统的布线转移到基带sip中去了,因此sip可以采用节距为1.0或1.27 mm的较大的bga封装,以取代为单个分立器件提供的节距为0.5-0.8 mm的bga封装。这样可以降低oem厂商对装配的技术要求,减少母板的复杂性,降低母板成本。

下一步工作将是针对整个发射和/或接收部分进行集成。估计仍然需要分为接收与发射两部分,以保证充分的隔离。amkor公司已经开发成功内嵌屏蔽的模块,既可以满足线路隔离的要求,也能够满足无线电管理部门的要求。由于rf线路的复杂性,以及oem厂商希望将"rf技术”的专业知识保留在公司内,不外传。这部分工作一般是手机集成工作的最后一步。进行这项工作需要对衬底材料的rf微波性能,对嵌入的无源元件,对元件结构,以及对可能影响装配与测试的一切线路的设计技术,都具有比较深入的了解。

2.2在传感器方面的应用

以硅为基础的传感器的应用最近发展十分迅速,应用范围也日益广泛,包括生物测量传感器(例如指纹识别传感器),cmos成像敏感器件,mems传感器,例如加速度计等。在越来越多的便携式电子产品中,例如手机和pda,96集成有传感器。在这些应用中尺寸小,成本低,以及便于集成等特性,对于传感器集成的成功与否十分关键。oem厂商一般希望能提供一个可以“即插即用”的模块(即一个完整的子系统);在其中不仅包括传感器本身,还包括其所需要的控制芯片和线路。

目前较好的cmos成像传感器,在一个单独的传感器芯片上可以具有3.17兆象素。通常的cmos传感器芯片是安装在独立的封装内,例如amkor公司的型号为visionpaklcc的封装(参看图2)内。此封装在作为一个无外引出线芯片载体的同时,又为敏感器件芯片提供了一个清晰透明的保护盖。对于驱动器ic则需要另外有一个单独的封装,并且对于透镜组则必须由oem厂商来进行设计与安装,或者由第三方的装配分包商来承担。

2003年在许多便携式电子产品中(例如手机中)安装了cmos成象传感器。这些应用必须降低成本,缩小体积。也要求能够简单地将此照相模块直接插入手机的母板。采用sip技术可以将透镜组合集成到标准的visionpaktm封装上去。这样的优点是可以比较容易地实现传感器芯片和透镜组合之间的精密对准,安置;并且可以简化透镜焦距的调整工作。此外,还能够将驱动器ic和其它的无源元件一起,都安装在sip衬底的底部。如果增加一个柔性的连接器就可以很容易地被安装到手机母板中去了。

2.3 sip在网络与计算技术方面的应用

高速数字器件采用sip封装技术也可以获得许多类似的好处。在网络/计算技术等方面的许多应用中往往要求将asic或者微控制器,和存储器集成在一起。例如,在pc芯片集中的图形处理模块内,通常包括有图形控制ic和2片sdram。现在的绝大多数图形处理模块在生产中都采用标准的mcm—pbga方式的封装。这种方式从封装的角度考虑的确成本比较低,但是对于存储器来说却并不很适合。因为sdram器件需要100%地进行动态老化。但是,目前还没有研究出可以在芯片切割以前,在晶圆上对sdram进行动态老化的既有效而且成本又低的方法;因此大多数供应商销售的sdram晶圆,只进行过静态老化。因此,当sdram裸芯片被安装在mcm-pbga封装中时,有相当比例的芯片可能是不合格的。而在mcm中一般是不能够直接对dram进行测试的,只能够在器件的最终测试时,通过图形处理芯片对dram进行测试。由于同样的理由,也不能够单独对图形处理芯片进行完整的测试。因此在对模块进行最终测试时,很难准确地确定系统失效的根源。

在互联网路由器中的分组交换应用装置中,通常有一个引出端很多的asic,需要和多达8个sdram器件进行通信。按照传统的制造方法,线路中的这块asic是封装在其独自的高性能,散热条件良好的,采用翻转芯片键合连接的bga封装内的。这种封装可以具有多达1400个引出端,引出端的节距为1.0mm。而存储器的封装则一般都是采用标准的tsop封装,和asic器件一起,并围绕着asic,一起安置在母板上。此外,还有大约100多个无源元件也一同被安装在母板上,形成完整的子系统。这种解决方式占用了相当大的母板面积。同时整个子系统的信号完整性问题,以及存储器与asic之间的通信有关联的时序问题都需要在母板安装阶段,由系统设计人员来解决。随着路由器的复杂性日益增加,使得母板的复杂程度与成本越来越难于控制,以至于无法接受。针对这一情况,amkor公司近来成功地开发了一种sip解决方案,如图4所示。该sip将asic按照通常的翻转芯片方法安装在sip衬底上。存储器则分别采用fbga封装。并且在存储器封好以后,被安置到sip以前,先进行测试和动态老化;然后再采用常规的smt技术,将它们安置在asic周围的sip衬底上,和asic安置在同一侧。去偶电容器以及其它的无源元件也都同样被安置在sip衬底上。这样可以避免由于采用传统mcm设计所导致的芯片成品率损失。同时,由于所有asic与存储器之间的布线都被分配在sip衬底的第一与第二层,而不是安排在母板上,信号的延迟因而得到了改善。此外,由于asic与存储器之间的连线都在sip的衬底上解决了,系统母板的面积可以减少,导电层数也可以减少;因此由于母板的复杂程度降低,导电层数减少,母板的成本也得以明显降低。同时,sip解决方案还显著地节省了母板的面积,使在同样面积的母板上可以集成更多的功能。并且sip可以作为系统中的一个单独的功能块,可以毫不费力地被安置在同一系列的其它新设计的整机系统中去。

需要指出,在对sip的成本,和其它采用单独封装的,功能相当的ic集的成本进行比较时,应该从整个系统的成本着眼。虽然sip的成本比较高,但是,系统的成本,由于缩小了母板的面积,从而节约子母板成本;缩小了系统的体积,简化了系统的安装操作,减少了系统的返工与维护费用,从而节约了系统的成本。因此在进行方案对比时,这些因素也都必须考虑在内。

2.4应用于其它高速数字产品的sip

应用于高速数字产品的sip技术,可以提高系统的性能。随着开关速度的提高,芯片内核心区电压的降低,噪音成为器件性能的主要限制性因素。按照传统的方法在母板上安置无源元件解决信号完整性问题已经无济于事。对于采用标准引线键合的pbga封装,可以在标准bga封装上添加去偶电容器或者安置终端电阻以改进器件的性能。安置在电源线与接地环路之间的去偶电容器,可以减少地线的反弹,从而减少位错率。所安置的去偶电容器的大小十分重要。安置在标准bga封装上的这些去偶电容器一般采用标准的smt技术安装。在标准的半导体封装内采用smt技术安置片状元件,系统设计人员能够将一个完整子系统(包括一组芯片集,再加上所有的其它无源元件)整个地安装在一个sip—pbga内。由于使用一个sip-pbga封装代替了所有其它的单个封装,结果节约了系统总成本。同时也改善了系统的性能。由于大多数信号完整性问题,可以在封装内得到控制;从而减少了系统设计人员的工作量。xdsl芯片集,dsp芯片集,以及图形控制功能模块都倾向于采用sip-pbga封装。

利用sip-pbga封装技术,再利用先进的互联技术可以将芯片叠加进行封装。例如xdsl子系统,它的芯片集共包括4个芯片,其中两个尺寸完全相同,另外还有大约十多个无源元件。这个完整的子系统可以整个地安装在一个35 mm的sip-pbga封装内;如果再将两个大小相同的芯片叠加起来,可以进一步采用更小尺寸的27mm的sip-pbga封装。这样不但降低了成本,还减少了占用的母板面积,缩小了系统的体积。

(注:本文共分为四节。其余:“三,sip的设计与制造;和四,小结”等两节在下期刊登。)

本文摘自《中国集成电路》