四路1-Wire A/D 转换器:DS2450(十)
日期:2009-8-27
(来源:互联网)
初使化过程 “复位脉冲和在线应答脉冲”
读/写时隙读、写时隙的定义如图11所示。主机通过拉低数据线来启动所有时隙。数据线的下降沿通过触发内部延迟电路使DS2450 与主机同步。在写时隙中,延迟电路将确定DS2450 何时采样数据线。对读数据时隙来说,如果DS2450将要发送的是“0”,那么延迟电路将决定DS2450 维持数据线为低多长时间以覆盖由主机产生的“1”。如果DS2450将要发送的是“1”,则DS2450 将维持主机产生的读时隙不变。
读/写时隙图 写1时隙
读/写时隙图 11 (续)写0时隙