欢迎访问ic37.com |
会员登录 免费注册
发布采购

DF1704是立体声、24位、96kHz、8X过采样数字内插滤波器数模转换器

日期:2019-8-27标签: (来源:互联网)

DF1704是一款高性能立体声8倍过采样数字插值滤波器,专为高端消费类和专业音频应用而设计。 DF1704支持24位,96kHz操作,并具有用户可编程功能,包括可选滤波器响应,去加重,衰减和输入/输出数据格式。DF1704是德州仪器(TI)\x92 PCM1704 24位音频数模转换器的理想伴侣。这种组合允许构建非常高性能的音频系统和组件。

图1

系统时钟要求

DF1704的系统时钟可以通过提供外部时钟信号在XTI(引脚6),或通过片上晶体振荡器。系统时钟速率必须运行在256fS,384fS, 57fS或768fS,其中fS是音频采样率。但是应当注意的是,768fS系统时钟不能使用当fS=96kHz的。此外,片上晶体振荡器仅限于24.576MHz的最高频率。表1示出了典型的系统时钟的频率为选定的采样率。该DF1704包括系统时钟检测电路,其确定系统时钟速率在使用中。该电路的COM剥频率与系统时钟输入(XTI)LRCIN输入速率来确定系统时钟的倍频。理想情况下, LRCIN和BCKIN应从衍生系统时钟,以保证正确的同步。如果相位系统时钟和LRCIN之间差越大比±6位时钟(BCKIN)期间,同步系统和LRCIN时钟将被执行automati-由DF1704美云。为系统时钟输入时序要求见图1 。

表1

图2

RESET该DF1704同时具有内部上电复位电路和复位引脚RST(6脚),用于提供一个外部复位信号。内部上电复位进行automati-当功率被施加到DF1704,如图2. RST引脚可以用于同步DF1704用一个系统复位信号,如图3 。

在上电复位期间(1024个系统时钟),则DF1704输出被拉低。外部强制复位时,初始化期间的输出被强制为低周期(1024个系统时钟),则LOW-后发生到高的RST引脚的过渡,如图3。

音频输入接口音频输入接口由BCKIN(2脚)的,LRCIN(引脚28)和DIN(引脚1) 。BCKIN是所输入的比特时钟,它用于时钟数据在DIN施加到DF1704的输入串行接口。在DIN输入数据移入DF1704在上升BCKIN的边缘。左/右时钟, LRCIN ,被用作字线锁存为音频输入数据。BCKIN可以在32F运行S, 48fS或64FS,其中fS是音频采样频率。LRCIN运行在FS率。图4(a??)通过图4(c)示出的输入数据格式,它是SEL-由硬件或软件控制ected。图5示出了音频输入接口的时序要求。

图3

图4

PCB布局

为了获得从DF1704指定性能和其相关联的D / A变换器,适当的印刷电路电路板布局是至关重要的。图6示出两种方法为获得最佳的音频性能。图6(a )示出了一个标准的,混合信号布局方案。该板被分成数字和模拟部分,每与自己的地面。地皮应放在一个分割平面,分离了路由和电源层。该DF1704和所有的数字电路应该被放置在数字部分,而音频DAC和模拟电路应设在板的模拟部分。一数字地和模拟地之间的公共连接是必需的,是做在单个点处,如图所示。对于图6 ( a)中,数字信号应该从路由使用短,直接连接DF1704的音频DAC减少辐射的高频能量的量。如果必要时,串联电阻器可被放置在所述时钟和数据信号路径以减少或消除任何过冲或下冲存在于这些信号。 50Ω的值100Ω被推荐作为一个起点,但设计者应实验用的电阻值以获得最佳的结果。图6 ( b)示出用于高perfor-的改进的方法曼斯,混合信号电路板布局。此方法将数字该DF1704和音频DAC和之间的隔离提供了数字和模拟之间的完全隔离董事会的部分。伯尔 - 布朗ISO150双数字耦合器提供出色的隔离和运行速度高达80Mbps的。

图5

图6

电源和旁路

DF1704需要的操作+ 5V单电源供电化。该电源应该由一个10μF被绕过,0.1μF电容并联组合。该电容应被放置在尽可能靠近到VDD(引脚22)。铝电解或钽电容器可用于10μF值,而可以用于0.1μF的值陶瓷。

图7

基本的电路连接

图7和图8示出了基本的电路连接DF1704 。图7示出了用于设备模式连接控制,而软件如图8所示的连接模式控制。请注意,配售的C1和C2在这两个图中,因为它们在物理上是接近的DF1704 。

典型应用

DF1704通常在高性能使用音响设备,在用高性能结合音频D / A转换器。图9示出了一个典型的应用电路实例,采用DF1704 ,数字音频接收器,和两个PCM1704 24位, 96kHz的音频DAC 。

图8

图9