欢迎访问ic37.com |
会员登录 免费注册
发布采购

A42MX16-PQ100 参数 Datasheet PDF下载

A42MX16-PQ100图片预览
型号: A42MX16-PQ100
PDF下载: 下载PDF文件 查看货源
内容描述: 40MX和42MX FPGA系列 [40MX and 42MX FPGA Families]
分类和应用: 现场可编程门阵列可编程逻辑时钟
文件页数/大小: 123 页 / 864 K
品牌: ACTEL [ Actel Corporation ]
 浏览型号A42MX16-PQ100的Datasheet PDF文件第32页浏览型号A42MX16-PQ100的Datasheet PDF文件第33页浏览型号A42MX16-PQ100的Datasheet PDF文件第34页浏览型号A42MX16-PQ100的Datasheet PDF文件第35页浏览型号A42MX16-PQ100的Datasheet PDF文件第37页浏览型号A42MX16-PQ100的Datasheet PDF文件第38页浏览型号A42MX16-PQ100的Datasheet PDF文件第39页浏览型号A42MX16-PQ100的Datasheet PDF文件第40页  
40MX和42MX FPGA系列
可预测的性能:严格的时延分布
逻辑模块之间的传播延迟取决于
路由轨道的电阻和电容性负载,
互连元件,并且所述模块的输入是
驱动。传播延迟增加作为长度
路由迹,互连元件的数目,或
输入的数量增加而增加。
从设计的角度来看,传播延迟可以是
统计学相关或由扇出模拟
(负荷数)由一个模块来驱动。高扇出
通常需要一些路径有较长的路由
轨道。
在MX FPGA提供一个紧密的扇出延迟分布,
这是通过两种方式实现:通过减少延迟
互连元件和通过降低数
每个路径互连元件。
Actel的反熔丝专利提供了一个非常低的电阻/
电容式互连。该反熔丝,制作
0.45微米光刻技术,提供100Ω的名义水平
电阻和每反熔丝7.0fF电容。
MX扇出分布也是紧由于低
需要对每一个互连路径反熔丝的数量。
专有的体系结构限制了数
每路反熔丝为最多4 ,与
90%只用两个反熔丝互连。
关键网络和典型篮网
传播延迟仅为典型网表示,
这是用于初始设计性能评价。
临界净延迟可以被应用到大多数定时
关键路径。关键网络是由网络决定
之前在Actel的Designer软件的属性赋值
布局和布线。最多在设计网6 %
可以被指定为关键的。
长曲目
在设计一些网络使用长轨道,这是
跨越多行特殊的布线资源,
列,或模块。长轨采用三
有时4反熔丝连接,从而增加
电容和电阻,从而延长了净延迟
对于连接到轨道长宏。典型地,最多
在充分利用设备网络的6%需要很长
轨道。长轨增加约3 ns至6纳秒
延迟,这是在高扇出统计学代表
( FO = 8 )的数据手册规范布线延时
部,在所示
时序降额
MX设备与CMOS工艺制造。
因此,设备的性能,根据变化
温度,电压和工艺变化。最低限度
定时参数反映最大工作电压,
最小工作温度和最佳情况
处理。最大定时参数反映
的最小工作电压,最大工作
温度和最坏情况下的处理。
时序特性
器件时序特性分为三类:
家庭相关的,依赖于设备的,并且设计 -
依赖。输入和输出缓冲器特性
通用于所有的MX设备。内部布线延时
是依赖于设备的;实际延迟未确定
直到用户设计的布局和路线
完整的。延迟值然后可通过使用来确定
在Designer软件工具,或通过执行
模拟与布局后延迟。
1 -3 0
v6.0