ADE7758
时序特性
AVDD = DVDD = 5V ± 5 % , AGND = DGND = 0 V ,片内基准, CLKIN = 10 MHz的XTAL ,T
民
给T
最大
= -40 ° C至+ 85°C 。
表2中。
参数
写时序
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
读时序
t
9
t
10
t
113
t
124
t
134
规范
50
50
50
10
5
900
50
100
1.1
50
30
100
10
100
10
单位
NS (分钟)
NS (分钟)
NS (分钟)
NS (分钟)
NS (分钟)
NS (分钟)
NS (分钟)
NS (分钟)
微秒(分钟)
NS (分钟)
NS (分钟)
NS (最大值)
NS (分钟)
NS (最大值)
NS (分钟)
测试条件/评论
CS下降沿到第一个SCLK下降沿。
SCLK高电平脉冲宽度。
SCLK的逻辑低脉冲宽度。
下降SCLK的上升沿之前有效数据建立时间。
后SCLK下降沿数据保持时间。
数据字节传输结束之间的最短时间。
在串行写入字节传输之间的最小时间。
后SCLK下降沿CS保持时间。
读命令之间的最小时间(即,写通信寄存器)和数据读取。
多字节数据中的字节传输之间的最小时间阅读。
后SCLK上升沿之后写通信寄存器数据存取时间。
SCLK下降沿的边沿后的总线释放时间。
上升CS边缘后的总线释放时间。
1
在最初发布的任何重新设计或工艺变更可能会影响该参数后的样品进行测试。所有输入信号均指定tR = tF = 5 ns的规定
(10%至90%)和从1.6V的电压电平定时
2
参见图3和图4和ADE7758的串行接口部分的时序图。
3
测量与负载电路在图2中,并定义为所需的输出时间跨越0.8V或2.4V。
4
从采取的数据输出改变0.5伏,测得的时间得出时与所述电路装在图2中所测得的数,然后外推回
以除去的充电或放电的50 pF电容的影响。这意味着,时序特性所的时间是真正的总线释放时间
的一部分,并且是独立的总线负载的。
200µA
I
OL
输出
针
2.1V
C
L
50pF
1.6mA
I
OH
04443-0-002
图2.负载电路的时序规范
版本A |第68 7