欢迎访问ic37.com |
会员登录 免费注册
发布采购

OR3T55-7BA256I 参数 Datasheet PDF下载

OR3T55-7BA256I图片预览
型号: OR3T55-7BA256I
PDF下载: 下载PDF文件 查看货源
内容描述: 3C和3T现场可编程门阵列 [3C and 3T Field-Programmable Gate Arrays]
分类和应用: 现场可编程门阵列可编程逻辑
文件页数/大小: 210 页 / 4391 K
品牌: AGERE [ AGERE SYSTEMS ]
 浏览型号OR3T55-7BA256I的Datasheet PDF文件第34页浏览型号OR3T55-7BA256I的Datasheet PDF文件第35页浏览型号OR3T55-7BA256I的Datasheet PDF文件第36页浏览型号OR3T55-7BA256I的Datasheet PDF文件第37页浏览型号OR3T55-7BA256I的Datasheet PDF文件第39页浏览型号OR3T55-7BA256I的Datasheet PDF文件第40页浏览型号OR3T55-7BA256I的Datasheet PDF文件第41页浏览型号OR3T55-7BA256I的Datasheet PDF文件第42页  
ORCA
系列3C和3T的FPGA
数据表
1999年6月
警告:
在配置过程中,所有的OR3Txxx输入
启用内部上拉电阻。如果这些输入
驱动到5V ,他们将利用大量的电流
(
5毫安) 。这是由于这样的事实,即输入是
拉至3V。
浮动投入增加功率消耗,产生
振荡,并增加系统噪音。该OR3Cxx
输入具有约280的典型迟滞
毫伏(200毫伏的OR3Txxx ),以降低灵敏度来
输入噪声。机长包含输入电路,亲
志愿组织保护,防止闩锁效应和静电释放
费。
对PIO输入的其它特征涉及到新的
在输入路径锁存器/ FF结构。如图
图23中,输入是任选传递到寄存器或
锁存器/寄存器对。这些结构可以在操作
在表9中列出的模式在锁存模式中,输入信号
被馈送到该时钟由系统时钟信号的锁存器。
该时钟可以被反转或从倒相的
感觉在PIC的路由。还有一个本地置位/复位
信号从PIC的路由的闩锁。感官
这些信号也被编程,以及
能力,以启用或禁用全局置位/复位显
最终,选择了置位/复位优先。同一控制
信号也可以用来控制输入锁存器/ FF
当它被配置为FF ,而不是一个锁存器,具有
除了用作时钟的另一控制信号的
启用。
可编程输入/输出单元格
(续)
输入
如表9前文所述,有六个主要
上,可以在被选择的PIO输入选项
ORCA
铸造工具。对于OR3Cxx设备,输入
和双向缓冲器可以被配置为
TTL或CMOS兼容。 OR3Txxx设备的支持
CMOS电平仅用于输入或双向缓冲器,具有
5 V容限I / O的如前所述,但能
任选地被一个引脚通过针的基础上选择与PCI
公交车3.3 V信号标准( PCI总线5 V信号
符合发生在可承受5V电压操作) 。该
上电时默认缓冲区为未使用的网站为5 V
宽容/ 5 V PCI兼容。咨询
ORCA
万家乐
库,系列3的I / O单元,对于合适的缓冲液。
输入可以有一个上拉或下拉电阻
上的输入信号的稳定和功率选择
管理。在一个PIO输入信号可以被传递到
PIC路由上的任何三条路径,两个通用的信号
路径为PIC路由,和/或快速干线到时钟
路由系统。
还有一个可编程延迟可在
输入。当启用时,这种延迟会影响IN1和IN2
每个PIO的信号,但不作为时钟输入。延迟
允许任何信号,以具有保证零保持时间
当输入。这个功能随后讨论。
投入应小于500 ns的过渡时间
并且不应被悬空。如果有任何插针不使用,它
是三态使能内部上拉电阻
后配置自动。
38
朗讯科技公司