5841
和
5842
8位串行输入,
锁存驱动程序
功能框图
( 'A'套餐所示)
时钟
串行
DATA IN
逻辑
地
2
V
DD
5
逻辑
供应
串行
数据输出
频闪
OUTPUT ENABLE
(低电平有效)
3
串并移位寄存器
6
4
锁存器
7
8
MOS
双极
1
18
17
16
15
14
13
12
11
10
9
动力
地
OUT
1
OUT
2
OUT
3
OUT
4
OUT
5
OUT
6
OUT
7
OUT
8
K
子
DWG 。 FP- 013-2
ALLOWABLE封装功耗(瓦)
A5841SLW
& A5842SLW
动力
地
时钟
串行
DATA IN
地
逻辑电源
串行
数据输出
频闪
产量
启用
动力
地
NO
连接。
1
子
2
3
4
5
6
7
8
9
子
10
NC
NC
11
NO
连接。
ST
OE
V
DD
CLK
19
18
锁存器
2.5
2.0
18引脚DIP ,R
θJA
= 60 ° C / W
20引脚SOIC ,R
θJA
= 70 ° C / W
18引脚SOIC ,R
θJA
= 80 ° C / W
20
OUT
1
OUT
2
OUT
3
OUT
4
OUT
5
OUT
6
OUT
7
OUT
8
K
1.5
移位寄存器
17
16
15
14
13
12
1.0
0.5
0
25
50
75
100
125
环境温度
°C
150
DWG 。 PP- 029-3
DWG 。 GP- 022-4
115东北托夫,箱15036
马萨诸塞州伍斯特01615-0036 ( 508 ) 853-5000
版权所有© 1985年, 2000 Allegro MicroSystems公司