欢迎访问ic37.com |
会员登录 免费注册
发布采购

AS7C4096-20TI 参数 Datasheet PDF下载

AS7C4096-20TI图片预览
型号: AS7C4096-20TI
PDF下载: 下载PDF文件 查看货源
内容描述: 5V / 3.3V 512K X8 CMOS SRAM [5V/3.3V 512K X8 CMOS SRAM]
分类和应用: 存储内存集成电路静态存储器光电二极管
文件页数/大小: 9 页 / 247 K
品牌: ALSC [ ALLIANCE SEMICONDUCTOR CORPORATION ]
 浏览型号AS7C4096-20TI的Datasheet PDF文件第1页浏览型号AS7C4096-20TI的Datasheet PDF文件第3页浏览型号AS7C4096-20TI的Datasheet PDF文件第4页浏览型号AS7C4096-20TI的Datasheet PDF文件第5页浏览型号AS7C4096-20TI的Datasheet PDF文件第6页浏览型号AS7C4096-20TI的Datasheet PDF文件第7页浏览型号AS7C4096-20TI的Datasheet PDF文件第8页浏览型号AS7C4096-20TI的Datasheet PDF文件第9页  
AS7C4096
AS7C34096
®
功能说明
该AS7C4096和AS7C34096是高性能的CMOS 4194304位的静态随机存取存储器(SRAM)器件
组织为524288字×8位。它们设计用于存储应用中的快速数据存取,低功耗,简单
接口是期望的。
平等地址访问和周期时间(T
AA
, t
RC
, t
WC
)的10/12/15/20 NS与输出使能访问时间(T
OE
的) 5/6/7/8 NS是
非常适合高性能应用。该芯片使能输入端CE允许轻松扩展内存与多个银行
内存系统。
当CE为高电平时,器件进入待机模式。该AS7C4096 / AS7C34096保证不超过七十二分之一百十毫瓦
在CMOS待机模式下消耗。
写周期是由断言写使能( WE)完成,芯片使能( CE) 。输入引脚上的I / 01 -I / O8是数据
写在WE (写周期1)或CE (写周期2)的上升沿。为了防止总线冲突,外部设备应该推动I /
O引脚后,才输出已被禁用与输出使能( OE )和写使能( WE) 。
读周期是由断言输出使能( OE )来实现和芯片使能( CE ) ,以写使能( WE)高。该芯片
驱动器I / O管脚与由输入地址所引用的数据字。当任一芯片使能或输出使能无效,或
写使能处于活动状态,输出驱动器保持在高阻抗模式。
所有的芯片的输入和输出为TTL兼容的,并且操作是从一个单5V ( AS7C4096 )或3.3V ( AS7C34096 )
供应量。两款器件都采用JEDEC标准的400万的36引脚SOJ和44引脚TSOP封装2 。
绝对最大额定值
参数
在V电压
CC
相对于GND
任何引脚相对于GND电压
功耗
储存温度
温度V
CC
应用的
对输出直流电流(低)
设备
AS7C4096
AS7C34096
符号
V
t1
V
t1
V
t2
P
D
T
英镑
T
BIAS
I
OUT
–1
–0.5
–0.5
–65
–55
最大
+7.0
+5.0
V
CC
+0.5
1.0
+150
+125
20
单位
V
V
V
W
°C
°C
mA
注:应力大于那些在上市
绝对最大额定值
可能对器件造成永久性损坏。这是一个额定值只和功能
该设备在这些或以外的本规范的业务部门所标明的任何其他条件的tional操作不暗示。接触
绝对最大额定值条件下工作会影响其可靠性。
真值表
CE
H
L
L
L
WE
X
H
H
L
OE
X
H
L
X
数据
高Z
高Z
D
OUT
D
IN
模式
待机(我
SB
, I
SB1
)
禁止输出(I
CC
)
阅读(我
CC
)
写(我
CC
)
关键: X =无关,L =低,H =高
1/13/05; v.1.9
半导体联盟
9 P. 2