欢迎访问ic37.com |
会员登录 免费注册
发布采购

EP1S30F1508I6ES 参数 Datasheet PDF下载

EP1S30F1508I6ES图片预览
型号: EP1S30F1508I6ES
PDF下载: 下载PDF文件 查看货源
内容描述: Stratix器件系列数据手册 [Stratix Device Family Data Sheet]
分类和应用: 现场可编程门阵列可编程逻辑LTE
文件页数/大小: 290 页 / 3583 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号EP1S30F1508I6ES的Datasheet PDF文件第252页浏览型号EP1S30F1508I6ES的Datasheet PDF文件第253页浏览型号EP1S30F1508I6ES的Datasheet PDF文件第254页浏览型号EP1S30F1508I6ES的Datasheet PDF文件第255页浏览型号EP1S30F1508I6ES的Datasheet PDF文件第257页浏览型号EP1S30F1508I6ES的Datasheet PDF文件第258页浏览型号EP1S30F1508I6ES的Datasheet PDF文件第259页浏览型号EP1S30F1508I6ES的Datasheet PDF文件第260页  
Timing Model
Maximum Input & Output Clock Rates
through
show the maximum input clock rate for
column and row pins in Stratix devices.
Table 4–114. Stratix Maximum Input Clock Rate for CLK[7..4] & CLK[15..12]
Pins in Flip-Chip Packages (Part 1 of 2)
I/O Standard
LVTTL
2.5 V
1.8 V
1.5 V
LVCMOS
GTL
GTL+
SSTL-3 Class I
SSTL-3 Class II
SSTL-2 Class I
SSTL-2 Class II
SSTL-18 Class I
SSTL-18 Class II
1.5-V HSTL Class I
1.5-V HSTL Class II
1.8-V HSTL Class I
1.8-V HSTL Class II
3.3-V PCI
3.3-V PCI-X 1.0
Compact PCI
AGP 1×
AGP 2×
CTT
Differential 1.5-V HSTL
C1
LVPECL
PCML
-5 Speed -6 Speed -7 Speed -8 Speed
Grade
Grade
Grade
Grade
422
422
422
422
422
300
300
400
400
400
400
400
400
400
400
400
400
422
422
422
422
422
300
400
645
300
422
422
422
422
422
250
250
350
350
350
350
350
350
350
350
350
350
422
422
422
422
422
250
350
645
275
390
390
390
390
390
200
200
300
300
300
300
300
300
300
300
300
300
390
390
390
390
390
200
300
622
275
390
390
390
390
390
200
200
300
300
300
300
300
300
300
300
300
300
390
390
390
390
390
200
300
622
275
Unit
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
MHz
4–76
Stratix Device Handbook, Volume 1
Altera Corporation
July 2005