欢迎访问ic37.com |
会员登录 免费注册
发布采购

89C51CC02UA-UM 参数 Datasheet PDF下载

89C51CC02UA-UM图片预览
型号: 89C51CC02UA-UM
PDF下载: 下载PDF文件 查看货源
内容描述: 增强型8位微控制器,带有CAN控制器和Flash [Enhanced 8-bit Microcontroller with CAN Controller and Flash]
分类和应用: 微控制器
文件页数/大小: 159 页 / 1793 K
品牌: ATMEL [ ATMEL CORPORATION ]
 浏览型号89C51CC02UA-UM的Datasheet PDF文件第4页浏览型号89C51CC02UA-UM的Datasheet PDF文件第5页浏览型号89C51CC02UA-UM的Datasheet PDF文件第6页浏览型号89C51CC02UA-UM的Datasheet PDF文件第7页浏览型号89C51CC02UA-UM的Datasheet PDF文件第9页浏览型号89C51CC02UA-UM的Datasheet PDF文件第10页浏览型号89C51CC02UA-UM的Datasheet PDF文件第11页浏览型号89C51CC02UA-UM的Datasheet PDF文件第12页  
读 - 修改 - 写
说明
某些指令读取锁存数据,而不是销的数据。在基于锁存指令
系统蒸发散读取数据,修改数据,然后重新写入锁存器。这些被称为“读 -
修改 - 写“指令。下面是这些特殊指令的完整列表(见
闩锁而不是销:
表1中。
读/修改/写指令
指令
ANL
ORL
高铁
JBC
CPL
INC。
DEC
DJNZ
MOV PX.Y ,C
CLR PX.Y
SET PX.Y
描述
逻辑与
逻辑或
逻辑异或
如果跳位= 1和清晰的位
补位
增量
递减
递减和跳,如果不为零
移动进位端口x的位y
端口x清晰位y
端口x的一组位y
例子
ANL P1 ,A
ORL P2 ,A
高铁P3 ,A
JBC P1.1 , LABEL
CPL P3.0
INC P2
DEC P2
DJNZ P3 , LABEL
MOV P1.5 ,C
CLR P2.4
SET P3.3
这不是很明显,在这个列表中的最后三条指令在读 - 修改 - 写指令
系统蒸发散。这些指令读端口(所有8位) ,修改具体阐述位
并写入新的字节回锁存器。这些读 - 修改 - 写指令
引导到闩锁,而不是为了销,以避免发生错误判断
电压(因此,逻辑)电平的引脚。例如,一个端口位用来驱动
外部双极型晶体管的基极不能上升晶体管的基极 - 发射极以上
结电压(小于VIL一个值的情况下) 。用逻辑一经写入位,企图
CPU要读取端口的引脚被误解为逻辑0 。锁存器的读
而不是销返回正确的逻辑1值。
准双向口
手术
端口1 ,端口3和端口4有固定的内部上拉电阻和被称为“准bidi-
rectional “端口。当配置为输入,引脚的阻抗显示为逻辑1
和源电流响应于外部逻辑零状态。写复位逻辑
一到所有的端口锁存器。如果逻辑零随后被写入到一个端口锁存器,它可以是
通过写入锁存为逻辑1返回到输入端的条件。
注意:
端口锁存值改变近读 - 修改 - 写insruction周期的结束。产量
缓冲器(因此,销的状态)都早在指令读MOD-后更新
IFY - 写指令周期。
逻辑零到一的转变在端口1 ,端口3和端口4使用一个额外的上拉( P1 )
以帮助这个逻辑过渡见图2。这提高了开关速度。这种额外的上拉
源在2个振荡器时钟周期100倍的正常内部电路的电流。该
内部上拉电阻的场效应晶体管,而不是线性电阻。上拉由
三个P沟道场效应晶体管( pFET的)设备。为PFET是当栅极感应逻辑零上
和关闭时门感应逻辑之一。 pFET的# 1被打开了两个振荡周期
后立即是零至一的转换在端口锁存器。在端口引脚上的逻辑一
接通的pFET #3(弱上拉)通过反相器。该逆变器和pfet对表
一个锁存器来驱动逻辑之一。 pFET的# 2是一个非常弱上拉开启的时候
8
AT/T89C51CC02
4126L–CAN–01/08