欢迎访问ic37.com |
会员登录 免费注册
发布采购

STC5230 参数 Datasheet PDF下载

STC5230图片预览
型号: STC5230
PDF下载: 下载PDF文件 查看货源
内容描述: 同步时钟为集 [Synchronous Clock for SETS]
分类和应用: 时钟
文件页数/大小: 48 页 / 795 K
品牌: CONNOR-WINFIELD [ CONNOR-WINFIELD CORPORATION ]
 浏览型号STC5230的Datasheet PDF文件第2页浏览型号STC5230的Datasheet PDF文件第3页浏览型号STC5230的Datasheet PDF文件第4页浏览型号STC5230的Datasheet PDF文件第5页浏览型号STC5230的Datasheet PDF文件第6页浏览型号STC5230的Datasheet PDF文件第7页浏览型号STC5230的Datasheet PDF文件第8页浏览型号STC5230的Datasheet PDF文件第9页  
同步时钟为集
数据表
描述
在STC5230是定时信号源的单芯片解决方案
在SDH ,SONET和同步以太网网络
元素。该设备完全符合ITU -T
G.813 ,和Telcordia GR1244和GR253 。
该STC5230接受12参考输入,并生成
阿泰9个独立的同步输出时钟。为参考
ENCE输入频率被自动检测到,并
输入单独进行质量监控。主动为参考
EnCE的选择可以是手动的或自动的。所有参考值
ENCE开关无中断。同步输出可以是
编程用于各种SONET和SDH的作为
以及同步以太网的频率。
两个独立的时序发生器, T0和T4 ,提供
对于同步时序设备的基本功能
ING源(套) 。每个定时发生器包括:一
DPLL (数字锁相环),其可进行操作
在自由振荡,同步,和持续效应模式。
这两个定时发生器支持主/从操作
冗余的应用程序。该专利
SyncLink
TM
交叉耦合的数据链接提供了主/从相
信息和状态数据,以确保无缝方
开关。
一个标准的SPI串行总线接口提供访问
STC5230的全面的,但简单易用的内部
控制和状态寄存器。该器件采用一个
外部OCXO或TCXO作为其在20 MHz的MCLK 。
该STC5230能够现场升级可选的
外部EEPROM或通过总线接口。
STC5230
特点
功能规范
- 对于集SDH ,SONET的Stratum 3 , 4E , 4
SMC和
同步以太网
- 两个时序发生器, T0和T4 ,用于SETS
- 符合ITU -T G.813 ,符合Telcordia GR1244和
GR253
- 支持主/从冗余的应用程序
SyncLink
TM
交叉耦合的数据链接
- 接受12个人的参考时钟输入
- 参考时钟输入频率自动
检测;每个被监测的质量
- 支持手动和自动参考选择
- T0和T4有独立的参考名单和
自动参考选择优先级表
- 输出9时钟同步
- 可以补偿的横的相位延迟
几个链接,在0.1ns的步骤多达409.5ns
- 能够跟踪的往返相位延迟
主/从交叉耦合链接。
- 打少的参考和主/从切换
- 重建阶段上重新锁定和参考开关
- 对每个DPLL的可编程环路带宽
T0和T4定时发生器,从90MHZ至107Hz
- 支持SPI总线接口
- 现场升级能力
- IEEE 1149.1 JTAG边界扫描
- 可在TQFP100封装
T0_MASTER_SLAVE
T0_XSYNC_IN
探测器
数字
滤波器
LVPECL 155.52 / 125 MHz的
19.44 / 38.88 / 51.84 / 77.76 / 25 /50 / 125MHz的
19.44 / 38.88 / 51.84 / 77.76 / 25 /50 / 125MHz的
T0活跃
参考选择
12
参考CLK
8千赫
64千赫
1.544兆赫
2.048兆赫
19.44 MHz的
38.88 MHz的
77.76 MHz的
6.48 MHZ
8.192兆赫
16.384兆赫
25 MHZ
50兆赫
125兆赫
T0
时钟
合成
8千赫
2千赫
1.544 / 3.088 / 6.176 / 12.352 / 24.704兆赫
2.048 / 4.096 / 8.192 / 16.384 / 32.768兆赫
44.736兆赫/ 34.368兆赫
LVPECL 155.52 / 125兆赫( 2
nd
)
活动&
频率
偏移显示器
T4活跃
参考选择
STC5230
T0_XSYNC_OUT
探测器
数字
滤波器
T4
时钟
合成
1.544兆赫/ 2.048 MHz的
T4_Xsync_Out
T4_XSYNC_In
T4_Master_Slave
OCXO
TCXO
20MHz
串行总线
接口
管制及状态
注册
IEEE 1194.1
JTAG
图1 :功能框图
初步
数据表# :
TM102
分页: 48 1
启: P01
日期: 2007年8月22日
©版权的康纳 - 温菲尔德公司版权所有规格如有变更,恕不另行通知