DRPIC166X
高性能的可配置
8位RISC微控制器
2.15版本
概观
该DRPIC166X是一种低成本,高性
formance , 8位,全静态IP软核,
专用于操作
快
(通常不论在线
芯片)双端口
内存。
芯已
设计有关的特别关注
低
功耗。
DRPIC166X软核的软件 -
与业界标准兼容
PIC16C6X 。它实现了一个
增强
哈佛
架构
(即
另
指令和数据的存储器)与
独立的地址和数据总线。 14
位程序存储器和8位双端口数据
内存允许取指令和数据
操作同时发生。该
利用这种结构的是
取指令和内存传输可
重叠的多级流水线,从而使
下一个指令可以从程序中提取
内存,而当前指令是
从数据存储器中的数据执行。
该DRPIC166X架构
4次
快
相比于标准的体系结构。所以
大部分指令都在执行
1
系统时钟周期,
除了说明
它直接作用于程序计数器
PC( GOTO , CALL , RETURN ) ,这种情况
所需要的管路,以清除和
随后补充。此项操作需要
额外的一个时钟周期。
该DRPIC166X微控制器配合
完美的应用范围从高
本文档中提及的所有商标
是其各自所有者的商标。
高速汽车和家电电机控制
低功耗远程发送器/接收器,
指点设备和电信处理器。
内置的省电模式使这个IP完美
的应用中功率消耗是
关键的。
DRPIC166X交付使用
全自动
测试平台
和
完整的测试集
让每一个简单的包验证
的SoC设计流程阶段
CPU特性
●
软件与行业标准兼容
PIC16C6X
●
流水线的哈佛架构的4倍
相比于原来的执行速度更快
●
35 - 14位宽的指令
●
高达512字节的内部数据存储器
●
高达64K字节程序存储器
●
可配置的硬件堆栈
●
节电睡眠模式
●
完全可合成的,静止同步
设计没有内部三态
●
技术
CODE
独立
高密度脂蛋白
来源
●
1.4 GHz的虚拟
在0.18微米的时钟频率
工艺流程
http://www.DigitalCoreDesign.com
http://www.dcd.pl
版权所有1999-2007 DCD - 数字内核设计。版权所有。