EDJ1108BABG , EDJ1116BABG
VREF容差
直流容忍限度和交流噪声限度的基准电压VREFCA和VREFDQ示于图
VREF ( DC )公差和VREF交流噪声限值。它示出了一个有效的参考电压VREF ( t)设定为时间的函数。
( VREF代表VREFCA和VREFDQ同样) 。
VREF (直流)的VREF (吨)在很长的一段时间(如1秒)的线性平均。这个平均值已经可以满足
分/中(单端交流和直流输入电平的命令和地址)表最大要求。
此外VREF (t)的可能暂时从VREF (直流)不超过+/- 1%的VDD偏离。
电压
VDD
Vref的交流噪声
VREF (直流)
VREF ( T)
VREF (DC)的最大值。
VDD/2
VREF ( DC)分钟。
VSS
时间
VREF ( DC )公差和VREF AC-噪声限值
的电压电平的建立和保持时间的测量的VIH (AC), VIH (DC)的VIL (AC)和VIL( DC)是依赖
在VREF 。
VREF应被理解为VREF ( DC ),如上图中, VREF ( DC )公差和VREF交流噪声定义
极限。
这阐明VREF的DC-变化影响的绝对电压信号,以达到实现有效或高
较低的水平,因此其时间建立和保持测量到。系统时序和电压的预算需要
帐户,用于从数据眼的输入信号的范围内的最佳位置的VREF (DC)的偏差。
这也澄清, DRAM的建立/保持规范和降额值,需要包括时间和电压
与VREF AC噪声有关。时序和电压的影响,由于在VREF交流噪声达到规定的限值( ± 1 %
VDD)被包括在DRAM的定时和它们相关联的降额。
数据表E1248E40 (版本4.0 )
9