GS84118T/B-166/150/130/100
同步真值表
手术
取消循环,掉电
取消循环,掉电
取消循环,掉电
取消循环,掉电
取消循环,掉电
读周期,开始突发
读周期,开始突发
读周期,开始突发
读周期,开始突发
写周期,开始突发
读周期,继续突发
读周期,继续突发
读周期,继续突发
读周期,继续突发
写周期,继续突发
写周期,继续突发
读周期,暂停突发
读周期,暂停突发
读周期,暂停突发
读周期,暂停突发
写周期,暂停突发
写周期,暂停突发
地址一起使用
无
无
无
无
无
外
外
外
外
外
NEXT
NEXT
NEXT
NEXT
NEXT
NEXT
当前
当前
当前
当前
当前
当前
CE1
H
L
L
L
L
L
L
L
L
L
X
X
H
H
X
H
X
X
H
H
X
H
CE2
X
L
X
L
X
H
H
H
H
H
X
X
X
X
X
X
X
X
X
X
X
X
CE3
X
X
H
X
H
L
L
L
L
L
X
X
X
X
X
X
X
X
X
X
X
X
ADSP
X
L
L
H
H
L
L
H
H
H
H
H
X
X
H
X
H
H
X
X
H
X
ADSC
L
X
X
L
L
X
X
L
L
L
H
H
H
H
H
H
H
H
H
H
H
H
ADV
X
X
X
X
X
X
X
X
X
X
L
L
L
L
L
L
H
H
H
H
H
H
写
X
X
X
X
X
X
X
H
H
L
H
H
H
H
L
L
H
H
H
H
L
L
OE CLK
X
X
X
X
X
L
H
L
H
X
L
H
L
H
X
X
L
H
L
H
X
X
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
DQ
高-Z
高-Z
高-Z
高-Z
高-Z
Q
高-Z
Q
高-Z
D
Q
高-Z
Q
高-Z
D
D
Q
高-Z
Q
高-Z
D
D
注意事项:
1, X表示“不关心”, H表示“逻辑高, ”L意为“逻辑低。 ”
2.
3.
4.
5.
6.
写是GW , BWE , BW1 , BW2的逻辑功能。见字节写入功能表的细节。
所有的输入,除了OE ,必须满足建立和保持在上升CLK的边缘。
暂停busrt产生一个等待周期。
ADSP低以及SRAM被选为总是启动一个读周期的时钟( CLK )的LH边缘。
写周期,只能通过设置写低为后续等待周期的LH时钟边沿进行。
请参阅
第12页
对于写定时图。
冯: 1.05 7/2001
8/30
©1999 ,千兆半导体公司
规格援引如有更改,恕不另行通知。对于最新的文档,请参见http://www.gsitechnology.com 。